特許
J-GLOBAL ID:200903029070490173
液晶表示装置用駆動回路
発明者:
,
出願人/特許権者:
代理人 (1件):
滝本 智之 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平8-322577
公開番号(公開出願番号):特開平10-161086
出願日: 1996年12月03日
公開日(公表日): 1998年06月19日
要約:
【要約】【課題】 非単結晶薄膜トランジスタを用いたアクティブマトリクス型液晶表示パネルの中でも、特に周辺駆動回路が一体型であるパネルにおいて表示品質が優れた液晶パネルを提供することを目的とする。【解決手段】 画像表示ラインと薄膜トランジスタのソース電極またはドレイン電極が接続されている薄膜トランジスタのゲート電極が隣接する画像表示ラインごとの薄膜トランジスタで異なる走査ラインに接続されており、かつ、上下または左右に配置された画像信号を液晶パネルに送るドライバーにおいて、存在するラッチの数が上下あるいは左右で1つ個数を変更することにより時系列的に送られる信号が正確に液晶パネルに送ることが可能となる。
請求項(抜粋):
マトリックス状に配置された薄膜トランジスタよりなるスイッチング素子と液晶表示要素からなる画素を有する液晶表示装置要の駆動回路であって、ソース電極またはドレイン電極が画像表示ラインと接続されている前記薄膜トランジスタのゲート電極が隣接する画像表示ラインごとの薄膜トランジスタで異なる走査ラインに接続されており、画像データを転送するためのシフトレジスタの各段に接続され前記シフトレジスタによりサンプリングされたデジタルデータを1水平期間保持するためのラッチ群が形成されており、駆動回路の中に含まれる前記ラッチ群が表示パネルの上下あるいは左右においてそのラッチの個数が1段異なることを特徴とする液晶表示装置用駆動回路。
IPC (3件):
G02F 1/133 550
, G02F 1/136 500
, G09G 3/36
FI (3件):
G02F 1/133 550
, G02F 1/136 500
, G09G 3/36
引用特許:
前のページに戻る