特許
J-GLOBAL ID:200903029190438426

スマートカード用暗号化方法と装置、及び超小型回路を有するスマートカード

発明者:
出願人/特許権者:
代理人 (1件): 石田 敬 (外4名)
公報種別:公表公報
出願番号(国際出願番号):特願2002-500348
公開番号(公開出願番号):特表2003-535538
出願日: 2001年05月30日
公開日(公表日): 2003年11月25日
要約:
【要約】本発明は、CPUを有するスマートカードの暗号化方法に関する。前記方法は予備計算を行うものである。本発明は、前記予備計算をスマートカードが、CPUが入出力待機期間に行うものである。前記方法は離散対数に基づくアルゴリズムを使う。
請求項(抜粋):
CPUを有するスマートカードが実行する暗号化計算ステップからなり、更に、1つ又は1つ以上の予備計算ステップを行うる暗号化方法であって、前記予備計算ステップは前記スマートカード自身により実行され、前記予備計算ステップは前記スマートカードにより動作するセッション時及び前記CPUの入出力待機期間に実行されることを特徴とする暗号化方法。
IPC (5件):
H04L 9/10 ,  G06K 19/07 ,  G06K 19/10 ,  G09C 1/00 660 ,  H04L 9/32
FI (5件):
G09C 1/00 660 A ,  H04L 9/00 621 Z ,  G06K 19/00 N ,  G06K 19/00 R ,  H04L 9/00 673 E
Fターム (8件):
5B035AA13 ,  5B035BB09 ,  5B035CA11 ,  5B035CA23 ,  5B035CA25 ,  5J104JA21 ,  5J104JA29 ,  5J104NA40
引用特許:
審査官引用 (6件)
全件表示

前のページに戻る