特許
J-GLOBAL ID:200903030852737044
表示装置およびその駆動方法
発明者:
,
,
出願人/特許権者:
代理人 (1件):
佐藤 隆久
公報種別:公開公報
出願番号(国際出願番号):特願2003-187768
公開番号(公開出願番号):特開2005-024698
出願日: 2003年06月30日
公開日(公表日): 2005年01月27日
要約:
【課題】画素内部の能動素子のしきい値のバラツキはもとより、移動度のバラツキによらず、安定かつ正確に各画素の発光素子に所望の値の電流を供給でき、高品位な画像を表示することが可能な表示装置およびその駆動方法を提供する。【解決手段】電流転送回路108は画素ユニット200内の各画素回路101-1〜101-20においてオートゼロ動作を行う前に、TFT132,133がオンされて20Hの時間をかけて基準電流供給線ISL101の基準電流Irefをサンプルホールドし、20H期間して、TFT132,133がオフされた後、TFT134が20Hの期間オン状態に保持されて、サンプルホールドした基準電流Irefを基準電流転送線ITL101に出力転送する。各画素回路101〜101-20はそれぞれ1Hの期間に基準電流転送線ITL101に転送される基準電流Irefの取り込みを順次に行いオートゼロ動作を行う。【選択図】 図2
請求項(抜粋):
マトリクス状に複数配列された画素回路と、
上記画素回路のマトリクス配列に対して列毎に配線され、輝度情報に応じたデータ信号が供給されるデータ線と、
上記画素回路のマトリクス配列に対して行毎に配線された第1の制御線と、
第1および第2の基準電位と、
上記画素回路のマトリクス配列に対して列毎に配線され、所定の基準電流が供給される基準電流供給線と、を有し、
画素配列の同一列に配置され、同一の上記データ線に接続される複数の画素回路を含む複数の画素ユニットを形成し、
上記画素ユニットは、
ユニット内の複数の画素回路に並列的に接続された基準電流転送線と、
上記基準電流供給線に供給される基準電流を所定期間をかけて蓄積し、当該所定期間経過後に蓄積した基準電流を上記基準電流転送線に転送する電流転送回路と、を含み、
上記画素回路は、
第1、第2、および第3のノードと、
上記第1のノードに接続された第1端子と第2端子間で電流供給ラインを形成し、上記第2のノードに接続された制御端子の電位に応じて上記電流供給ラインを流れる電流を制御する駆動トランジスタと、
上記第1のノードに接続された第1のスイッチと、
上記第1のノードと上記第2のノードとの間に接続された第2のスイッチと、
上記データ線と上記第3のノードとの間に接続され、上記第1の制御線によって導通制御される第3のスイッチと、
上記第1のノードと上記基準電流転送線との間に接続された第4のスイッチと、
上記第2のノードと上記第3のノードとの間に接続された結合キャパシタと、を有し、
上記第1の基準電位と第2の基準電位との間に、上記駆動トランジスタの電流供給ライン、上記第1のノード、上記第1のスイッチ、および上記電気光学素子が直列に接続されている
表示装置。
IPC (3件):
G09G3/30
, G09G3/20
, H05B33/14
FI (9件):
G09G3/30 J
, G09G3/30 K
, G09G3/20 611H
, G09G3/20 612E
, G09G3/20 622A
, G09G3/20 623A
, G09G3/20 624C
, G09G3/20 641D
, H05B33/14 A
Fターム (14件):
3K007AB17
, 3K007BA06
, 3K007DB03
, 3K007GA00
, 3K007GA04
, 5C080AA06
, 5C080BB05
, 5C080DD05
, 5C080EE29
, 5C080FF11
, 5C080JJ02
, 5C080JJ03
, 5C080JJ04
, 5C080JJ05
引用特許:
前のページに戻る