特許
J-GLOBAL ID:200903032283103972

RAM内蔵ドライバ並びにそれを用いた表示ユニットおよび電子機器

発明者:
出願人/特許権者:
代理人 (1件): 井上 一 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願2000-211080
公開番号(公開出願番号):特開2001-222276
出願日: 2000年07月12日
公開日(公表日): 2001年08月17日
要約:
【要約】【課題】 RAMへの動画のデータの書き込みと同時に静止画データを書き込むことができるRAM内蔵ドライバを提供すること。【解決手段】 RAM内蔵XドライバIC24は、MPU10からの静止画データ、動画データを伝送する第1,第2のバスライン110,112と、静止画データおよび動画データを記憶するRAM160と、静止画データを書き込むためのRAMのカラム・ページアドレスを指定する第1のカラム・ページアドレス制御回路142,152と、動画データを書き込むためのRAMのカラム・ページアドレスを指定する第2のカラム・ページアドレス制御回路144,154と、MPUからのコマンドに基づいて、各アドレス制御回路を制御するMPU系制御回路130と、RAMに記憶された静止画データおよび動画データを、表示データとして読み出し制御する表示アドレス制御回路156と、表示アドレス制御回路を制御するドライバ系制御回路170とを有する。
請求項(抜粋):
静止画データおよび動画データに基づいて表示部を表示駆動するRAM内蔵ドライバであって、それぞれ前記静止画データおよび動画データを伝送するための第1および第2のバスラインと、前記第1および第2のバスラインを介して伝送された前記静止画データおよび動画データを記憶するRAMと、所与のコマンドに基づいて、前記RAMに対し、前記第1又は第2のバスラインを介してそれぞれ別個に伝送された前記静止画データ又は動画データの書き込み又は読み出し制御する第1の制御回路と、前記第1の制御回路とは独立して、前記RAMに記憶された前記静止画データ又は動画データを表示データとして読み出し制御し、前記表示部を表示駆動する第2の制御回路と、を含むことを特徴とするRAM内蔵ドライバ。
IPC (6件):
G09G 5/36 510 ,  G09G 3/20 631 ,  G09G 3/20 660 ,  G09G 3/36 ,  G09G 5/00 550 ,  G09G 5/39
FI (6件):
G09G 5/36 510 M ,  G09G 3/20 631 A ,  G09G 3/20 660 V ,  G09G 3/36 ,  G09G 5/00 550 M ,  G09G 5/36 530 D
Fターム (33件):
5C006AA15 ,  5C006AF26 ,  5C006BB11 ,  5C006BC11 ,  5C006BC16 ,  5C006BF02 ,  5C006BF15 ,  5C006EB05 ,  5C006EC08 ,  5C080AA10 ,  5C080BB05 ,  5C080DD21 ,  5C080EE19 ,  5C080EE29 ,  5C080GG15 ,  5C080GG17 ,  5C080JJ01 ,  5C080JJ02 ,  5C080JJ03 ,  5C080JJ04 ,  5C080JJ06 ,  5C080JJ07 ,  5C080KK07 ,  5C080KK47 ,  5C082AA00 ,  5C082BA20 ,  5C082BA27 ,  5C082BA41 ,  5C082BD02 ,  5C082DA54 ,  5C082DA55 ,  5C082EA18 ,  5C082MM02
引用特許:
審査官引用 (2件)

前のページに戻る