特許
J-GLOBAL ID:200903032395094160

マルチプロセッサコンピュ-タシステム及びその動作方法

発明者:
出願人/特許権者:
代理人 (1件): 中村 稔 (外6名)
公報種別:公開公報
出願番号(国際出願番号):特願平10-350661
公開番号(公開出願番号):特開2000-132530
出願日: 1998年11月04日
公開日(公表日): 2000年05月12日
要約:
【要約】【課題】 プロセッサ及び他のコンピュータハードウェアリソースが区画においてグループ編成され、その各々がオペレーティングシステムインスタンスを有するようなマルチプロセッサコンピュータアーキテクチャを提供する。【解決手段】 コンピュータシステムは、プロセッサ、メモリ及びI/O回路を含む複数の指定可能なシステムリソースと;各プロセッサが全てのメモリ及び少なくとも幾つかのI/O回路に電気的にアクセスするようにプロセッサ、メモリ及びI/O回路を電気的に相互接続する相互接続メカニズムと;少なくとも1つのプロセッサ、あるメモリ及びあるI/O回路を各々含む複数の区画へ指定可能なシステムリソースを指定するためのソフトウェアメカニズムと;各区画において実行されるオペレーティングシステムインスタンスとを備えている。コンピュータシステムは、改善された融通性、リソース利用性、リソース移動能力、及び拡張性を発揮する。
請求項(抜粋):
プロセッサ、メモリ及びI/O回路を含む複数の指定可能なシステムリソースを有するコンピュータシステムにおいて、各プロセッサが全てのメモリ及び少なくともあるI/O回路に電気的にアクセスするように、プロセッサ、メモリ及びI/O回路を電気的に相互接続するための相互接続メカニズムと、少なくとも1つのプロセッサ、あるメモリ及びあるI/O回路を各々含む複数の区画に上記指定可能なシステムリソースを指定するためのソフトウェアメカニズムと、各区画において実行されるオペレーティングシステムインスタンスと、を備えたことを特徴とするコンピュータシステム。
IPC (3件):
G06F 15/177 682 ,  G06F 15/177 670 ,  G06F 15/16 640
FI (3件):
G06F 15/177 682 B ,  G06F 15/177 670 C ,  G06F 15/16 640 A
Fターム (7件):
5B045DD01 ,  5B045DD02 ,  5B045DD12 ,  5B045EE06 ,  5B045EE19 ,  5B045GG01 ,  5B045KK06
引用特許:
審査官引用 (2件)
引用文献:
前のページに戻る