特許
J-GLOBAL ID:200903032551960921
スイッチングレギュレータ
発明者:
,
,
出願人/特許権者:
代理人 (1件):
佐野 静夫
公報種別:公開公報
出願番号(国際出願番号):特願2005-063821
公開番号(公開出願番号):特開2006-141191
出願日: 2005年03月08日
公開日(公表日): 2006年06月01日
要約:
【課題】 高速動作が可能なスイッチングレギュレータを提供する。 【解決手段】 制御信号生成回路1は、出力電圧VOと基準電圧源11から出力される基準電圧とを比較する比較器10と、比較器10の出力によってセットされるフリップフロップ12と、入力電圧VIN、基準電圧VREF2、及びフリップフロップ12の反転出力を入力し、入力電圧VINと基準電圧VREF2との比に応じてオン期間を設定し、フリップフロップ12の出力パルスが立ち上がってから前記オン期間が経過するとフリップフロップ12をリセットするパルス制御回路13と、を備え、フリップフロップ12の出力パルスを制御信号としてドライバ論理回路2に出力する。ドライバ論理回路2は、前記制御信号に基づいてNMOS3及び4をオン/オフ制御する。【選択図】 図1
請求項(抜粋):
スイッチングレギュレータの出力電圧に基づく電圧と基準電圧とを比較する比較器と、
前記比較器の出力によってセットされるフリップフロップと、
前記フリップフロップの出力パルスが立ち上がってから所定のオン期間が経過すると前記フリップフロップをリセットするパルス制御回路と、
を備え、
前記フリップフロップの出力パルスをスイッチ素子の制御信号として出力することを特徴とするスイッチングレギュレータ用制御信号生成回路。
IPC (1件):
FI (1件):
Fターム (11件):
5H730AA10
, 5H730AS01
, 5H730BB13
, 5H730BB57
, 5H730DD04
, 5H730DD32
, 5H730EE13
, 5H730FD01
, 5H730FF01
, 5H730FG05
, 5H730VV01
引用特許: