特許
J-GLOBAL ID:200903034966669974

電源電圧検出回路

発明者:
出願人/特許権者:
代理人 (1件): 岡田 敬
公報種別:公開公報
出願番号(国際出願番号):特願平6-179187
公開番号(公開出願番号):特開平8-046501
出願日: 1994年07月29日
公開日(公表日): 1996年02月16日
要約:
【要約】【目的】 トランスミッションゲートを使用しない簡単な構成で比較回路にヒステリシスを持たせることのできる電源電圧検出回路を提供することを目的とする。【構成】 比較回路12の比較出力Voに応じてPMOSトランジスタ14をオンオフ制御することにより、比較回路12の-端子に印加される抵抗(2)(3)の分圧値を可変する様にした。これにより、比較回路12はヒステリシス特性を持つことができ、抵抗(2)(3)の分圧値をそのまま比較回路12の-端子に印加することができる。従って、比較回路12に予め設定される2つのスレッショルド電圧を変更しなくて済み、集積化に適する。
請求項(抜粋):
第1電源と第2電源との間に直列接続された直列抵抗群と、前記直列抵抗群の一部に並列接続されるスイッチ回路と、一方の入力端子に基準電圧が印加されると共に他方の入力端子に前記直列抵抗群の所定の分圧値が印加され、前記基準電圧に対する前記分圧値の大きさに応じた比較出力によって前記スイッチ回路をオン又はオフすると共に被制御体を制御する比較回路と、を備え、前記スイッチ回路をオン又はオフすることにより前記比較回路にヒステリシスを持たせたことを特徴とする電源電圧検出回路。
IPC (5件):
H03K 17/24 ,  B41J 2/37 ,  G05F 1/10 301 ,  H02J 1/00 309 ,  B41J 29/38
引用特許:
審査官引用 (3件)
  • パワーオンリセツト回路
    公報種別:公開公報   出願番号:特願平3-226366   出願人:日本電気エンジニアリング株式会社
  • 特開平2-054614
  • 特開昭61-057112

前のページに戻る