特許
J-GLOBAL ID:200903035040096144
パワーオンリセット回路及びパワーオンリセット方法
発明者:
,
,
,
,
出願人/特許権者:
,
代理人 (7件):
三好 秀和
, 岩▲崎▼ 幸邦
, 川又 澄雄
, 中村 友之
, 伊藤 正和
, 高橋 俊一
, 高松 俊雄
公報種別:公開公報
出願番号(国際出願番号):特願2004-203545
公開番号(公開出願番号):特開2006-024122
出願日: 2004年07月09日
公開日(公表日): 2006年01月26日
要約:
【課題】 パワーオンリセット回路に電源投入のシーケンスを検知させ、リセット信号を出力端子に安定的に出力させるパワーオンリセット回路及びパワーオンリセット方法を提供する。【解決手段】 高位ロジック電源10と出力端子11との間で電気的に接続され、電源投入による高位ロジック電源10の電圧上昇より遅く電圧上昇する高位電源14に接続する第1制御電極13を有する第1導電型チャネルの第1MISトランジスタP01と、出力端子11と低位ロジック電源15との間で電気的に接続され、高位電源14に接続する第2制御電極16を有する第2導電型チャネルの第2MISトランジスタN01と、を備え、高位ロジック電源10の電圧上昇に応答して第1MISトランジスタP01を導通状態に遷移させ、高位ロジック電源10から出力端子11にリセット信号を供給する。【選択図】 図1
請求項(抜粋):
高位ロジック電源と出力端子との間で電気的に接続され、電源投入による前記高位ロジック電源の電圧上昇より遅く電圧上昇する高位電源に接続する第1制御電極を有する第1導電型チャネルの第1MISトランジスタと、
前記出力端子と低位ロジック電源との間で電気的に接続され、前記高位電源に接続する第2制御電極を有する第2導電型チャネルの第2MISトランジスタと、
を備え、前記高位ロジック電源の電圧上昇に応答して前記第1MISトランジスタを導通状態に遷移させ、前記高位ロジック電源から前記出力端子にリセット信号を供給することを特徴とするパワーオンリセット回路。
IPC (3件):
G06F 1/24
, G09G 3/20
, G09G 3/36
FI (6件):
G06F1/00 351
, G09G3/20 612G
, G09G3/20 612L
, G09G3/20 670D
, G09G3/20 670E
, G09G3/36
Fターム (31件):
5B054BB01
, 5B054DD15
, 5B054DD21
, 5C006AF64
, 5C006AF67
, 5C006AF68
, 5C006AF72
, 5C006BC03
, 5C006BC11
, 5C006BC16
, 5C006BF03
, 5C006BF07
, 5C006BF26
, 5C006BF27
, 5C006BF34
, 5C006BF36
, 5C006BF42
, 5C006BF46
, 5C006EB05
, 5C006FA33
, 5C006FA36
, 5C080AA10
, 5C080BB05
, 5C080DD09
, 5C080DD18
, 5C080DD25
, 5C080DD29
, 5C080FF03
, 5C080JJ02
, 5C080JJ03
, 5C080JJ04
引用特許:
前のページに戻る