特許
J-GLOBAL ID:200903035113085154

同期整流回路及び電源装置

発明者:
出願人/特許権者:
代理人 (1件): 中島 淳 (外3名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-341179
公開番号(公開出願番号):特開2001-161072
出願日: 1999年11月30日
公開日(公表日): 2001年06月12日
要約:
【要約】【課題】 軽負荷時から重負荷時に亘って電源効率を向上させることができる同期整流回路及び電源装置を提供する。【解決手段】 制御回路20からの制御信号によりMOS-FET12がオンすると入力電源により供給された電流がチョークコイル16を介してコンデンサ22を充電しながら負荷30へ出力される。MOS-FET12がオフすると、転流電流がコンデンサ22、負荷30を経由して検出抵抗31、32に流れる。比較器38、39は検出電圧と基準電圧とを比較し、検出電圧が基準電圧以上の場合はMOS-FET18、19を駆動する。転流電流が小さいときはMOS-FET18のみがオンし、負荷30に供給される電圧が定格以上の場合にはMOS-FET18、19の両方がオンする。これにより軽負荷時から重負荷時に亘って電源効率を向上させることができる。
請求項(抜粋):
出力側から戻る戻り電流を同期整流する並列に接続された複数のスイッチ素子と、前記複数のスイッチ素子と直列に接続されると共に前記戻り電流を検出する検出手段とを含む同期整流回路であって、前記検出手段の検出値に応じて前記複数のスイッチ素子の少なくともを1つを選択して駆動する駆動手段を備えたことを特徴とする同期整流回路。
Fターム (11件):
5H006AA06 ,  5H006CA02 ,  5H006CA12 ,  5H006CA13 ,  5H006CB03 ,  5H006CB07 ,  5H006CB09 ,  5H006CC02 ,  5H006DA04 ,  5H006DB01 ,  5H006DC02
引用特許:
審査官引用 (2件)

前のページに戻る