特許
J-GLOBAL ID:200903035348340038

シフトレジスタ及びその駆動方法

発明者:
出願人/特許権者:
代理人 (5件): 曾我 道照 ,  曾我 道治 ,  古川 秀利 ,  鈴木 憲七 ,  梶並 順
公報種別:公開公報
出願番号(国際出願番号):特願2005-192306
公開番号(公開出願番号):特開2006-190437
出願日: 2005年06月30日
公開日(公表日): 2006年07月20日
要約:
【課題】誤動作及び破損を防止できるシフトレジスタ及びその駆動方法を提供する。【解決手段】本発明に係るシフトレジスタは、第1電圧供給源と、前段の出力信号と、後段の出力信号と、第1乃至第4クロック信号の何れか3つとを用いて出力信号ラインを介して出力信号を出力する複数のステージを持つシフトレジスタにおいて、Qノードの論理値に応答して、第1クロック信号を出力信号ラインを介して出力するトランジスタと、Qbノードの論理値に応答して第1電圧供給源からの供給電圧を出力信号ラインに供給するためのトランジスタと、前段の出力信号及び後段の出力信号の何れか一つに応答してQノードの論理値を制御するQノード制御部と、出力信号がロー状態の場合、第2クロック信号、第3クロック信号及びQノードの論理値の何れか一つを用いて、Qbノードの論理値がロー及びハイを繰返すように制御するQbノード制御部とを含む。【選択図】図5
請求項(抜粋):
第1電圧供給源、前段の出力信号、後段の出力信号及び第1乃至第4クロック信号中何れか3つを用いて出力信号ラインを介して出力信号を出力する複数のステージを持つシフトレジスタにおいて、 Qノードの論理値に応答して、前記第1クロック信号を前記出力信号ラインを介して出力するトランジスタと、 Qbノードの論理値に応答して、前記第1電圧供給源からの供給電圧を前記出力信号ラインに供給するためのトランジスタと、 前記前段の出力信号及び前記後段の出力信号の何れか一つに応答して、Qノードの論理値を制御するQノード制御部と、 前記出力信号ラインがロー状態の場合、第2クロック信号、第3クロック信号及び前記Qノードの論理値の何れか一つを用いて、前記Qbノードの論理値がロー及びハイを繰返すように制御するQbノード制御部と を含むことを特徴とするシフトレジスタ。
IPC (3件):
G11C 19/00 ,  G09G 3/20 ,  G11C 19/28
FI (6件):
G11C19/00 G ,  G11C19/00 J ,  G11C19/00 K ,  G09G3/20 622E ,  G09G3/20 623H ,  G11C19/28 B
Fターム (11件):
5C080AA05 ,  5C080AA06 ,  5C080AA10 ,  5C080AA18 ,  5C080BB05 ,  5C080DD09 ,  5C080DD29 ,  5C080JJ02 ,  5C080JJ03 ,  5C080JJ04 ,  5C080JJ05
引用特許:
審査官引用 (3件)

前のページに戻る