特許
J-GLOBAL ID:200903024903825016

シフトレジスタ回路及びその駆動制御方法並びに駆動制御装置

発明者:
出願人/特許権者:
代理人 (1件): 鹿嶋 英實
公報種別:公開公報
出願番号(国際出願番号):特願2004-062783
公開番号(公開出願番号):特開2005-251335
出願日: 2004年03月05日
公開日(公表日): 2005年09月15日
要約:
【課題】 駆動パルスのレベル変化を利用してシフト動作及び信号出力動作を行う回路ブロックを複数段備えたシフトレジスタ回路において、各段の回路ブロックごとに安定した信号レベルを有する外部出力信号を順次出力をすることができるシフトレジスタ回路及びその駆動制御方法、並びに、該シフトレジスタ回路を備えた駆動制御装置を提供する。【解決手段】 シフトレジスタ回路は、入力端子INと出力端子OUTが順次直列に接続された複数段の信号保持ブロックRSA(k)を備え、各段の信号保持ブロックRSA(k)の出力信号が、外部出力信号GS(k)として取り出されるとともに、次段の信号保持ブロックRSA(k+1)にシフト信号として供給されるように構成されている。また、各信号保持ブロックRSA(k)には、当該段番号に応じて、各々異なる位相を有する3種類の制御クロックCKA、CKB、CKCが個別に供給される。【選択図】 図1
請求項(抜粋):
直列に接続された複数段の信号保持手段を備え、各段の前記信号保持手段に順次入力される入力信号に基づいて、前記信号保持手段の各々から出力信号を、順次出力するシフトレジスタ回路において、 前記信号保持手段の各々は、少なくとも、 第1の動作タイミングで前記入力信号を取り込む入力制御部と、 前記第1の動作タイミングで取り込まれた前記入力信号の信号レベルに基づいて、第2の動作タイミングで第1の信号レベルを有する前記出力信号を出力する出力制御部と、 第3の動作タイミングで前記出力制御部から第2の信号レベルに確定された前記出力信号を出力する信号レベル確定部と、 を備えていることを特徴とするシフトレジスタ回路。
IPC (5件):
G11C19/00 ,  G09G3/20 ,  G09G3/36 ,  G11C19/28 ,  H04N5/335
FI (8件):
G11C19/00 J ,  G09G3/20 612K ,  G09G3/20 622E ,  G09G3/20 670E ,  G09G3/36 ,  G11C19/28 D ,  H04N5/335 E ,  H04N5/335 Z
Fターム (17件):
5C006AF72 ,  5C006BB16 ,  5C006BC03 ,  5C006BF03 ,  5C006BF34 ,  5C006FA37 ,  5C024CY50 ,  5C024GY31 ,  5C024HX02 ,  5C080AA10 ,  5C080BB05 ,  5C080DD09 ,  5C080FF11 ,  5C080JJ02 ,  5C080JJ03 ,  5C080JJ04 ,  5C080JJ06
引用特許:
出願人引用 (1件) 審査官引用 (3件)

前のページに戻る