特許
J-GLOBAL ID:200903036193227724
電圧レギュレータ及び半導体集積回路
発明者:
出願人/特許権者:
代理人 (1件):
柿本 恭成
公報種別:公開公報
出願番号(国際出願番号):特願2001-229374
公開番号(公開出願番号):特開2003-044151
出願日: 2001年07月30日
公開日(公表日): 2003年02月14日
要約:
【要約】【課題】 消費電力の増加が少なく、かつ負荷回路の動作解析が困難な電圧レギュレータを提供する。【解決手段】 出力ノードNOに接続される負荷回路に流れる負荷電流が、定電流回路40の供給能力を越えたときには、この定電流回路40に並列に接続されたPMOS31から不足分の負荷電流が供給される。一方、負荷回路に流れる負荷電流が、定電流回路40の供給電流以下のときには、余剰分の電流がNMOS32を介して接地電位GNDに流される。定電流回路40の供給能力を、最大負荷電流以下の適切な値に設定することにより、消費電力の僅かな増加で、電源電圧VDDから供給する電流の変動を抑えることが可能になる。これにより、電流信号波形のモニタによる負荷回路の動作解析を困難にすることができる。
請求項(抜粋):
電源電圧が与えられる入力ノードと負荷が接続される出力ノードの間に設けられ、該出力ノードに一定電流を供給する定電流回路と、前記定電流回路に対して並列に設けられ、前記負荷の電流が前記一定電流より多いときにその不足分の電流を供給する第1のトランジスタと、前記出力ノードと共通電位の間に設けられ、前記負荷の電流が前記一定電流より少ないときにその余剰分の電流を該共通電位に流す第2のトランジスタと、前記出力ノードの出力電圧が一定の電圧となるように前記第1及び第2のトランジスタの導通状態を制御する制御手段とを、備えたことを特徴とする電圧レギュレータ。
IPC (2件):
G05F 1/618 310
, G05F 1/56 310
FI (2件):
G05F 1/618 310
, G05F 1/56 310 Q
Fターム (11件):
5H430BB01
, 5H430BB05
, 5H430BB09
, 5H430BB11
, 5H430BB20
, 5H430EE06
, 5H430EE12
, 5H430FF01
, 5H430GG05
, 5H430HH03
, 5H430LA01
引用特許: