特許
J-GLOBAL ID:200903036398428161

リニアレギュレータ回路

発明者:
出願人/特許権者:
代理人 (2件): 恩田 博宣 ,  恩田 誠
公報種別:公開公報
出願番号(国際出願番号):特願2006-073564
公開番号(公開出願番号):特開2007-249712
出願日: 2006年03月16日
公開日(公表日): 2007年09月27日
要約:
【課題】リニアレギュレータ回路において、電源ノイズの出力への漏れを抑圧する手段を提供する。【解決手段】入力電圧Viがソースに供給され、ドレインから出力電圧Voを出力する出力トランジスタTr1と、入力電圧Viを電源として動作し、出力電圧Voと基準電圧e1との電位差に基づく信号を出力トランジスタTr1のゲートに出力して、出力電圧Voを定電圧化する誤差増幅器11とを備えたリニアレギュレータ回路で、入力電圧供給ノードと、誤差増幅器11の出力端子との間に第一の容量C3及び抵抗R3を直列に接続した。【選択図】図1
請求項(抜粋):
入力電圧がソースに供給され、ドレインから出力電圧を出力する出力トランジスタと、 前記入力電圧を電源として動作し、前記出力電圧と基準電圧との電位差に基づく信号を前記出力トランジスタのゲートに出力して、前記出力電圧を制御する誤差増幅器と を備えたリニアレギュレータ回路であって、 前記出力トランジスタのソースと、前記誤差増幅器の出力端子との間に第一の容量及び抵抗を直列に接続したことを特徴とするリニアレギュレータ回路。
IPC (1件):
G05F 1/56
FI (1件):
G05F1/56 310F
Fターム (10件):
5H430BB01 ,  5H430BB05 ,  5H430BB09 ,  5H430BB11 ,  5H430EE06 ,  5H430FF04 ,  5H430FF13 ,  5H430GG08 ,  5H430HH03 ,  5H430JJ07
引用特許:
出願人引用 (2件)

前のページに戻る