特許
J-GLOBAL ID:200903037956646509

発光表示器駆動回路

発明者:
出願人/特許権者:
代理人 (1件): 林 敬之助
公報種別:公開公報
出願番号(国際出願番号):特願平11-188514
公開番号(公開出願番号):特開2001-013904
出願日: 1999年07月02日
公開日(公表日): 2001年01月19日
要約:
【要約】【課題】 セグメントタイプの発光表示器の、表示面積が異なる表示エレメントに電流を供給する発光表示器駆動回路において、エレメント毎の電流調整を行って各表示エレメントの発光輝度差を補正し、セグメント表示による表示ラインの美しさと輝度の均一性を両立させ、ファッション性の高い表示を得る。【解決手段】 表示エレメント15にPチャネルMOS-FET14から定電流を供給しパルス幅制御回路12がオン/オフ比を制御する。劣化検出回路11からの劣化情報と保存されているセグメント面積情報とを演算処理し、この結果により表示エレメント15へ電流を供給する時間を決定する。これにより、表示エレメント間の輝度差や劣化による輝度低下を補正する事が可能である。
請求項(抜粋):
面積が異なる複数の発光エレメントを持ち、DC電流で発光する表示器と、前記複数の発光エレメントのそれぞれに電流を供給する定電流FETと、前記FETの電源を切り替えるインバータと、前記インバータの駆動波形を前記複数のエレメントの面積に応じたパルス幅にするパルス幅制御回路と、を備え、前記複数のエレメントの発光輝度がほぼ等しくなるよう制御することを特徴とする発光表示器駆動回路。
IPC (4件):
G09G 3/12 ,  G04G 9/00 306 ,  G09G 3/20 642 ,  G09G 3/20 670
FI (4件):
G09G 3/12 ,  G04G 9/00 306 B ,  G09G 3/20 642 A ,  G09G 3/20 670 J
Fターム (23件):
2F002AA07 ,  2F002AA11 ,  2F002AB06 ,  2F002AD06 ,  2F002EA04 ,  2F002EB03 ,  2F002ED01 ,  2F002ED02 ,  2F002EG04 ,  2F002EG06 ,  5C080AA06 ,  5C080BB02 ,  5C080CC01 ,  5C080DD05 ,  5C080DD29 ,  5C080EE05 ,  5C080EE28 ,  5C080FF03 ,  5C080FF07 ,  5C080FF09 ,  5C080GG02 ,  5C080JJ01 ,  5C080JJ02
引用特許:
審査官引用 (4件)
全件表示

前のページに戻る