特許
J-GLOBAL ID:200903038047596990

非同期制御回路と半導体集積回路装置

発明者:
出願人/特許権者:
代理人 (1件): 徳若 光政
公報種別:公開公報
出願番号(国際出願番号):特願2004-131238
公開番号(公開出願番号):特開2005-044334
出願日: 2004年04月27日
公開日(公表日): 2005年02月17日
要約:
【課題】 非同期動作が可能でポート数に制約のない非同期制御回路と半導体集積回路装置を提供する。【解決手段】 非同期制御回路において、互いに非同期で発生される複数のアクセス要求信号と上記複数のアクセス要求信号のそれぞれに対応した複数の入力信号とを受けて少なくとも1つのアクセス要求に対応して起動され、その起動状態で1ないし複数のアクセス要求の中から1つのアクセス要求を選択し、それに対応した入力信号を受け付けて、メモリに対して当該入力信号を伝え、当該入力信号に対応した動作終了後に未実行のアクセス要求に対応した入力信号の受け付けを行って上記メモリ回路をアクセスする。【選択図】 図6
請求項(抜粋):
複数のアクセス要求信号と上記複数のアクセス要求信号のそれぞれに対応した複数の入力信号とを受け、上記複数のアクセス要求信号のうち少なくとも1つのアクセス要求に対応して起動され、その起動状態での1ないし複数のアクセス要求に対して所定の1つのアクセス要求に対応した上記入力信号の受け付けを行い、所定の回路動作を実行する回路機能ブロックに当該入力信号を伝え、当該入力信号に対応した動作終了後に未実行のアクセス要求に対応した上記入力信号の受け付けを行うことを特徴とする非同期制御回路。
IPC (2件):
G06F12/00 ,  G11C11/41
FI (2件):
G06F12/00 570A ,  G11C11/34 K
Fターム (4件):
5B015JJ37 ,  5B015KB82 ,  5B015NN01 ,  5B060CD13
引用特許:
出願人引用 (2件)

前のページに戻る