特許
J-GLOBAL ID:200903038745162684

液晶表示パネル及びその製造方法

発明者:
出願人/特許権者:
代理人 (2件): 上柳 雅誉 ,  宮坂 一彦
公報種別:公開公報
出願番号(国際出願番号):特願2006-321240
公開番号(公開出願番号):特開2008-134498
出願日: 2006年11月29日
公開日(公表日): 2008年06月12日
要約:
【課題】高精細化されておりながら各画素の表示開口面積が大きく、しかも走査線の断線が少ないFFSモードの液晶表示パネルを提供すること。【解決手段】本発明の液晶表示パネルは、一方の基板上に平行に設けられた複数の走査線12及びコモン配線13と、走査線12と直交する方向に設けられた複数の信号線17と、走査線12及び信号線17の交差部近傍に設けられた薄膜トランジスタTFTと、複数の走査線12及び信号線17で区画された領域に形成されているとともにコモン配線13に接続された共通電極14と、共通電極14の表面に絶縁膜を介して形成された画素電極21と、画素電極21に互いに平行に設けられた複数のスリット20と、が設けられており、共通電極14と画素電極21との間に生じる電界によって液晶層を駆動する液晶表示パネル10Aにおいて、走査線12の上面又は下面には透明導電性材料層25が配置されていることを特徴とする。【選択図】図1
請求項(抜粋):
液晶層を挟持した一対の基板のうち、一方の基板上には平行に設けられた複数の走査線 及びコモン配線と、前記走査線と直交する方向に設けられた複数の信号線と、前記走査線 及び信号線の交差部近傍に設けられた薄膜トランジスタと、複数の前記走査線及び信号線 で区画された領域に形成されているとともに前記コモン配線に接続された共通電極と、前 記共通電極の表面に絶縁膜を介して形成された画素電極と、前記画素電極に互いに平行に 設けられた複数のスリットと、が設けられており、前記共通電極と前記画素電極との間に 生じる電界によって前記液晶層を駆動する液晶表示パネルにおいて、 前記走査線の上面又は下面には透明導電性材料層が形成され、前記走査線および前記透 明導電性材料層は電気的に接続されていることを特徴とする液晶表示パネル。
IPC (2件):
G02F 1/136 ,  G02F 1/134
FI (2件):
G02F1/1368 ,  G02F1/1343
Fターム (13件):
2H092GA13 ,  2H092GA14 ,  2H092GA17 ,  2H092JA26 ,  2H092JB05 ,  2H092JB24 ,  2H092JB26 ,  2H092JB56 ,  2H092MA18 ,  2H092MA37 ,  2H092NA07 ,  2H092NA15 ,  2H092QA09
引用特許:
出願人引用 (6件)
全件表示

前のページに戻る