特許
J-GLOBAL ID:200903038899973731

特定用途向けプロセッサおよびその設計方法

発明者:
出願人/特許権者:
代理人 (1件): 山川 政樹 (外5名)
公報種別:公表公報
出願番号(国際出願番号):特願平7-529792
公開番号(公開出願番号):特表平10-507013
出願日: 1995年05月17日
公開日(公表日): 1998年07月07日
要約:
【要約】特定要素のニーズを満たす命令セットを有する特定用途向けプロセッサのアーキテクチャおよび設計方法を提供する。特定用途向けプロセッサ設計方法は、事前に設計された機能ブロックのライブラリ(111ないし113)の使用に基づくものである。これらの機能ブロックは、特定の用途によって最も一般的に使用される複雑な処理を密封する。各設計済み特定用途向け機能ブロックは、所望の値を用いてプログラムできるレジスタを使用して、密封された処理アルゴリズムのある種のパラメータの値が実施されるように設計される。各設計済み特定要素向け機能ブロックは、機能ブロック自体が呼出しコマンド、再構成コマンド、データ入出力経路指定コマンドを受け入れるための多目的バス(110)とのインタフェースをとれるように設計される。
請求項(抜粋):
ライブラリに含まれる選択された設計済み要素を集積することによって設計される単一のチップ半導体デバイスであって、 信号を送るバスと、 前記バスを介して通信し、共働してユーザ設計機能を実行し、前記ライブラリから選択される複数の用途要素とを備え、 選択された各用途要素が、 時間引数とパラメータ引数とを有するコマンド命令に従って所定の機能を実行し、前記時間引数が前記機能ブロックの呼出し時間を定義し前記パラメータ引数が前記機能ブロックの処理機能を定義する、プログラム可能な機能ブロックと、 前記コマンド命令を受け取るために前記バスと前記選択された用途要素とのインタフェースをとるインタフェース・ブロックとを備えることを特徴とするデバイス。
引用特許:
審査官引用 (3件)

前のページに戻る