特許
J-GLOBAL ID:200903040691458854

半導体記憶装置

発明者:
出願人/特許権者:
代理人 (1件): 伊東 忠彦
公報種別:公開公報
出願番号(国際出願番号):特願平8-017990
公開番号(公開出願番号):特開平9-213068
出願日: 1996年02月02日
公開日(公表日): 1997年08月15日
要約:
【要約】【課題】本発明は、チップ面積の増加をもたらすことなく複数の同一動作を行うメモリブロックを用意することによって、高速なアドレスアクセスを可能にするメモリを提供することを目的とする。【解決手段】本発明の装置は、各々が選択的にM種類(Mは2以上の整数)の動作を行う複数のブロックと、M以下の数のブロックを該複数のブロックから選び出し、選び出されたM以下の数のブロックの各々を順次選択する制御手段を含み、選び出された複数のブロックにおいて該動作を所定の順番で実行させ、該M以下の数のブロックをパイプライン動作させることを特徴とする。
請求項(抜粋):
各々が選択的にM種類(Mは2以上の整数)の動作を行う複数のブロックと、M以下の数のブロックを該複数のブロックから選び出し、選び出されたM以下の数のブロックの各々を順次選択する制御手段を含み、選び出された複数のブロックにおいて該動作を所定の順番で実行させ、該M以下の数のブロックをパイプライン動作させることを特徴とする装置。
IPC (2件):
G11C 11/401 ,  G11C 7/00 312
FI (3件):
G11C 11/34 362 C ,  G11C 7/00 312 Z ,  G11C 11/34 362 H
引用特許:
審査官引用 (2件)
  • 半導体記憶装置
    公報種別:公開公報   出願番号:特願平5-077236   出願人:日本電気株式会社
  • 特開昭64-062894

前のページに戻る