特許
J-GLOBAL ID:200903041884566146

電気光学装置及び電子機器

発明者:
出願人/特許権者:
代理人 (3件): 上柳 雅誉 ,  藤綱 英吉 ,  須澤 修
公報種別:公開公報
出願番号(国際出願番号):特願2003-304586
公開番号(公開出願番号):特開2005-077483
出願日: 2003年08月28日
公開日(公表日): 2005年03月24日
要約:
【課題】 液晶装置等の電気光学装置において、そのサンプリング回路内の薄膜トランジスタ相互間の寄生容量に基づく画像不良を低減する。【解決手段】 シリアル-パラレル変換されたn個の画像信号が供給されるn本の画像信号線を備えた電気光学装置において、駆動回路は、(i)データ線から延設されたドレイン配線に接続されたドレインと、(ii)画像信号線からデータ線延在方向に延設されたソース配線に接続されたソースと、(iii)ドレイン配線及びソース配線間に挟まれて延設されたゲートとを夫々備えると共に、複数のデータ線に対応して配列された複数の薄膜トランジスタを含むサンプリング回路を備える。複数の薄膜トランジスタのうち、グループの境目を介して隣接する二つの薄膜トランジスタは、ゲートを挟むソース配線とドレイン配線の並び方が相互に逆である。【選択図】 図3
請求項(抜粋):
基板上における画像表示領域に、相交差して配列された複数の走査線及び複数のデータ線と前記複数の走査線及び前記複数のデータ線に接続された複数の画素部とを備え、前記画像表示領域の周辺に位置する周辺領域に、シリアル-パラレル変換されたn(但し、nは2以上の自然数)個の画像信号が供給されるn本の画像信号線を備えた電気光学装置を駆動する駆動回路であって、 前記周辺領域に、(i)前記データ線から前記データ線の延びる方向に延設されたドレイン配線に接続されたドレインと、(ii)前記画像信号線から前記データ線の延びる方向に延設されたソース配線に接続されたソースと、(iii)前記データ線の延びる方向に前記ドレイン配線及び前記ソース配線間に挟まれて延設されたゲートとを夫々備えると共に、前記複数のデータ線に対応して配列された複数の薄膜トランジスタを含むサンプリング回路と、 サンプリング回路駆動信号を、前記複数のデータ線のうち同時に駆動されるn本のデータ線に接続されたn個の薄膜トランジスタのグループ毎に、前記ゲートに供給するデータ線駆動回路と を備えており、 前記複数の薄膜トランジスタのうち前記グループの境目を介して相隣接する二つの薄膜トランジスタは、前記ゲートを挟んだ前記ソース配線と前記ドレイン配線との並び方が相互に逆であるように配置されていることを特徴とする電気光学装置の駆動回路。
IPC (4件):
G09F9/30 ,  G02F1/133 ,  G09G3/20 ,  G09G3/36
FI (12件):
G09F9/30 338 ,  G02F1/133 505 ,  G02F1/133 550 ,  G09G3/20 611D ,  G09G3/20 621M ,  G09G3/20 622A ,  G09G3/20 623A ,  G09G3/20 623L ,  G09G3/20 623V ,  G09G3/20 624B ,  G09G3/20 680G ,  G09G3/36
Fターム (39件):
2H093NA16 ,  2H093NC23 ,  2H093NC34 ,  2H093ND15 ,  2H093NE10 ,  2H093NG02 ,  5C006AA16 ,  5C006AC11 ,  5C006AC21 ,  5C006AF43 ,  5C006AF51 ,  5C006AF82 ,  5C006BB15 ,  5C006BC06 ,  5C006BC14 ,  5C006BC23 ,  5C006FA37 ,  5C080AA10 ,  5C080BB06 ,  5C080DD10 ,  5C080EE29 ,  5C080FF11 ,  5C080JJ02 ,  5C080JJ03 ,  5C080JJ06 ,  5C080KK43 ,  5C080KK47 ,  5C094AA04 ,  5C094AA21 ,  5C094AA48 ,  5C094BA03 ,  5C094BA43 ,  5C094CA19 ,  5C094DA09 ,  5C094DA13 ,  5C094DB01 ,  5C094DB04 ,  5C094EA04 ,  5C094FA01
引用特許:
出願人引用 (3件) 審査官引用 (9件)
全件表示

前のページに戻る