特許
J-GLOBAL ID:200903042068600740
PLL回路
発明者:
出願人/特許権者:
代理人 (4件):
田澤 博昭
, 加藤 公延
, 田澤 英昭
, 濱田 初音
公報種別:公開公報
出願番号(国際出願番号):特願2004-072883
公開番号(公開出願番号):特開2005-260834
出願日: 2004年03月15日
公開日(公表日): 2005年09月22日
要約:
【課題】 VCOが線形な電圧-周波数特性を有しているか否かに関わらず、設計通りの位相同期動作を行わせることができるようにする。【解決手段】 基準クロック信号frの1周期毎に、その基準クロック信号frと分周クロック信号fpの位相を比較し、その基準クロック信号frと分周クロック信号fpの位相が一致していれば、Hレベルの時間幅とLレベルの時間幅とが一致している矩形波信号を出力する一方、その基準クロック信号frと分周クロック信号fpの位相が一致していなければ、Hレベルの時間幅とLレベルの時間幅との差分が両信号間の位相差θに比例している矩形波信号を出力する位相比較器2を設ける。【選択図】 図1
請求項(抜粋):
基準クロック信号の1周期毎に、その基準クロック信号と分周クロック信号の位相を比較し、その基準クロック信号と分周クロック信号の位相が一致していれば、高電圧レベルの時間幅と低電圧レベルの時間幅とが一致している矩形波信号を出力する一方、その基準クロック信号と分周クロック信号の位相が一致していなければ、高電圧レベルの時間幅と低電圧レベルの時間幅との差分が両信号間の位相差に比例している矩形波信号を出力する位相比較器と、上記位相比較器から出力された矩形波信号を周波数制御電圧に変換するレベルシフタと、上記レベルシフタにより変換された周波数制御電圧に応じた周波数のクロック信号を発振する電圧制御発振器と、上記電圧制御発振器により発振されたクロック信号を分周し、その分周クロック信号を上記位相比較器に出力するクロック分周器とを備えたPLL回路。
IPC (1件):
FI (1件):
Fターム (6件):
5J106AA04
, 5J106CC01
, 5J106CC21
, 5J106CC52
, 5J106DD01
, 5J106KK05
引用特許:
前のページに戻る