特許
J-GLOBAL ID:200903042094112320

位相同期回路

発明者:
出願人/特許権者:
代理人 (1件): 柏谷 昭司 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平10-070024
公開番号(公開出願番号):特開平11-274922
出願日: 1998年03月19日
公開日(公表日): 1999年10月08日
要約:
【要約】【課題】 入力信号位相に電圧制御発振器の出力信号位相を同期させる位相同期回路(PLL)に関し、高速位相同期引込みを可能とする。【解決手段】 入力信号位相と電圧制御発振器1の出力信号を分周器6により分周した分周出力信号位相とを位相比較器5により比較し、位相比較出力信号をループフィルタ4を介して電圧制御発振器1の制御電圧とする位相同期回路に於いて、同期引込み時に、入力信号周波数が中心周波数に対して高いか低いかを判定し、高い場合は下限周波数の制御電圧VCwを選択し、低い場合は上限周波数の制御電圧VChを選択して、ループフィルタ4を介した制御電圧に代えて電圧制御発振器1に入力するように、第1,第2の切替回路2,3を制御する引込み制御部8を備えている。
請求項(抜粋):
入力信号位相と電圧制御発振器の出力信号を分周器により分周した信号位相とを位相比較器により比較し、該位相比較器の比較出力信号をループフィルタを介して前記電圧制御発振器の制御電圧とする位相同期回路に於いて、前記入力信号の周波数が中心周波数より高いか低いかを判定し、高い場合は引込み用の下限周波数の制御電圧を選択し、低い場合は引込み用の上限周波数の制御電圧を選択し、該選択した引込み用の制御電圧を前記ループフィルタを介した制御電圧と切替えて同期引込み時に前記電圧制御発振器に入力する引込み制御部を備えたことを特徴とする位相同期回路。
引用特許:
審査官引用 (9件)
  • 特開平4-356820
  • PLL回路
    公報種別:公開公報   出願番号:特願平7-084141   出願人:株式会社富士通ゼネラル
  • 特開昭64-061119
全件表示

前のページに戻る