特許
J-GLOBAL ID:200903042599732667

ネットワークの設計方法、ネットワーク設計プログラム、及びネットワーク設計装置

発明者:
出願人/特許権者:
代理人 (1件): 工藤 実
公報種別:公開公報
出願番号(国際出願番号):特願2005-265022
公開番号(公開出願番号):特開2007-081628
出願日: 2005年09月13日
公開日(公表日): 2007年03月29日
要約:
【課題】 タイムトリガ型通信システムにおいて、ネットワーク上の各ECUの設定を最適化することによって、効率的な実効スループットの大きい通信スケジュールを設計することができる。【解決手段】 本発明によるネットワーク設計装置1は、各ECUメーカで設定される、設計対象ネットワークにおける各ECU2の希望設定情報が入力される入力装置13と、入力された希望設定情報が設計対象ネットワーク毎に対応付けられて設定情報30として格納される設定情報データベース123と、ネットワーク設計プログラム100を格納するネットワーク設計プログラム格納部121と、ネットワーク設計プログラム100を実行する演算装置10と、演算装置10で設定された設計対象ネットワークにおける各ECU2に対するスロット割り当て情報を外部装置に出力する出力装置15とを具備する。【選択図】 図5
請求項(抜粋):
設計対象のネットワークにおける複数の電子制御装置のそれぞれに関する希望設定情報を関連付けた設定情報を参照するステップと、 前記設定情報は、前記複数の電子制御装置のそれぞれに対応付けられた送信メッセージ長、1サイクル内の送信メッセージ数、メッセージの送信優先度とを含み、 前記送信メッセージ長に基づき前記設計対象のネットワークに使用するフレーム長を算出するステップと、 前記フレーム長に基づきタイムスロット長を算出するステップと、 前記設定情報内の全ての送信メッセージ数の合計をタイムスロット数として算出するステップと、 前記タイムスロット数と、前記複数の電子制御装置のそれぞれに対応する送信メッセージ数に基づいて、前記複数の電子制御装置のそれぞれのメッセージの配置間隔を決定するステップと、 前記設定情報内の優先度の中で優先順位の高い電子制御装置から順に、メッセージを前記配置間隔でタイムスロットに配置して、前記複数の電子制御装置が使用するタイムスロットを割り当てるステップと、 前記タイムスロット長と前記タイムスロット数を乗じてサイクル長を算出するステップと、 を具備するネットワーク設計方法。
IPC (1件):
H04L 12/28
FI (2件):
H04L12/28 200M ,  H04L12/28 200B
Fターム (6件):
5K033AA04 ,  5K033BA06 ,  5K033CA11 ,  5K033DB13 ,  5K033DB14 ,  5K033DB20
引用特許:
出願人引用 (1件)

前のページに戻る