特許
J-GLOBAL ID:200903043262410729
映像信号処理回路
発明者:
出願人/特許権者:
代理人 (1件):
高野 明近 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平7-142136
公開番号(公開出願番号):特開平8-335159
出願日: 1995年06月08日
公開日(公表日): 1996年12月17日
要約:
【要約】【目的】 FI-FO方式の映像用メモリにおいて、書込みと読み出しの追い越しによる画像の乱れを回避する。【構成】 書き込みリセット信号WRSTは水平同期信号SYNC2回に1回だけ入力され、WE信号はSYNCの1H中の特定の部分、又は1H全体がイネーブルになっている。この制御によって書込み側のアドレスカウンタの値は、書込みアドレスWのような変化をする。読み出しリセット信号RRSTもSYNC2回に1回の割合で入力される。これらのリセット信号の位相は、書込み側と読み出し側で1Hずれている。この制御によって読み出し側のアドレスの変化は、読み出しアドレスRのようになる。ここで、2つのアドレス関係をみるとリセット以外ではアドレスの値を示すグラフが交差せず、追い越し現象が発生しないことを示している。
請求項(抜粋):
FI-FO方式の映像用メモリにおいて、書込み側と読み出し側の非同期動作によって発生するアドレスの追い越し現象を回避する方法として、1つのメモリデバイス内でライン/フィールド等の記憶単位を2つ以上記憶可能な場合、書込み側と読み出し側の制御信号をその記憶単位以上ずらしてそれぞれの動作アドレスを離すことにより、書込み読み出しのそれぞれの動作が仮想的に別個のメモリ領域内でのみ行われるようにし、1つのデバイスのみで追い越し現象を回避するようにしたことを特徴とする映像信号処理回路。
IPC (5件):
G06F 3/153 330
, G09G 5/00 555
, G09G 5/00
, G11C 7/00 318
, H04N 5/907
FI (5件):
G06F 3/153 330 A
, G09G 5/00 555 M
, G09G 5/00 555 W
, G11C 7/00 318 A
, H04N 5/907 B
引用特許:
審査官引用 (1件)
-
多画面テレビ受像機
公報種別:公開公報
出願番号:特願平5-220913
出願人:株式会社東芝
前のページに戻る