特許
J-GLOBAL ID:200903045329969796

乱数発生装置

発明者:
出願人/特許権者:
代理人 (1件): 特許業務法人アイテック国際特許事務所
公報種別:公開公報
出願番号(国際出願番号):特願2003-293894
公開番号(公開出願番号):特開2004-070966
出願日: 2003年08月15日
公開日(公表日): 2004年03月04日
要約:
【課題】 簡易な構成でランダム性の高い乱数を発生させる。【解決手段】 8ビットのカウンタ24とラッチ回路26とにより構成されるラッチカウンタIC22の出力端子Q0〜Q7をビット順列変更バス28によりその順列を変更してCPU40のデータ入力端子D0〜D7に接続する。ラッチ回路26によるラッチのタイミングによっては、ラッチされる値は所定の範囲内になると予測可能となるが、ビット順列変更バス28によりビットの順列が変更されてCPU40のデータ入力端子D0〜D7に入力されるから、CPU40に入力される8ビットの値はラッチのタイミングによっても予測することができない。この結果、ランダム性の高い乱数を発生させることができる。【選択図】 図1
請求項(抜粋):
所定のクロック周波数に基づいてカウントアップするカウンタを用いて乱数を発生させる乱数発生装置であって、 所定のラッチ信号を入力したときに前記カウンタの各ビットの値をラッチするラッチ回路と、 該ラッチ回路によりラッチした各ビットの順列を該ラッチ回路の順列とは異なる順列に変更するビット順列変更手段と、 を備える乱数発生装置。
IPC (4件):
G06F7/58 ,  A63F5/04 ,  G09C1/00 ,  H03K3/84
FI (4件):
G06F7/58 A ,  A63F5/04 516D ,  G09C1/00 650B ,  H03K3/84 Z
Fターム (6件):
5J049AA03 ,  5J049AA17 ,  5J049CA03 ,  5J104AA18 ,  5J104FA00 ,  5J104NA22
引用特許:
審査官引用 (2件)

前のページに戻る