特許
J-GLOBAL ID:200903046400792750

バスシステム及びそれを用いたメモリシステム

発明者:
出願人/特許権者:
代理人 (1件): 秋田 収喜
公報種別:公開公報
出願番号(国際出願番号):特願平10-292400
公開番号(公開出願番号):特開2000-122761
出願日: 1998年10月14日
公開日(公表日): 2000年04月28日
要約:
【要約】【課題】 オープンドレイン型バスにおいて、モジュールの等価入力容量成分からの反射の影響を低減させ、より高速かつ正確な信号伝達を可能にすること。【解決手段】 信号を伝達するバスと、前記バスの両端に設けられた第1、第2の終端抵抗と、前記両終端抵抗間のバスに接続され、オープンドレイン型の出力回路によって、信号を送信する複数個のモジュールと、からなるバスシステムであって、前記各モジュール間のバスに、各々シリーズ抵抗を設ける。
請求項(抜粋):
信号を伝達するバスと、前記バスの両端に設けられた第1、第2の終端抵抗と、前記両終端抵抗間のバスに接続され、オープンドレイン型の出力回路によって、信号を送信する複数個のモジュールと、からなるバスシステムであって、前記各モジュール間のバスに、各々シリーズ抵抗を設けたことを特徴とするバスシステム。
IPC (2件):
G06F 3/00 ,  G06F 13/16 510
FI (2件):
G06F 3/00 K ,  G06F 13/16 510 Z
Fターム (1件):
5B060MB00
引用特許:
審査官引用 (3件)

前のページに戻る