特許
J-GLOBAL ID:200903046839468186
素子試験装置及び素子試験方法
発明者:
,
出願人/特許権者:
代理人 (1件):
服部 毅巖
公報種別:公開公報
出願番号(国際出願番号):特願2007-303499
公開番号(公開出願番号):特開2009-128189
出願日: 2007年11月22日
公開日(公表日): 2009年06月11日
要約:
【課題】半導体装置の高生産または低コスト化を実現させる。【解決手段】半導体素子20の電気的特性を評価する素子試験装置1は、半導体素子20のコレクタ電極が接するように、半導体素子20を載置する支持台11と、半導体素子20のエミッタ電極に接触する導電性樹脂30と、半導体素子20のゲート電極20gに接触する、少なくとも一つの接触子30gと、を有することを特徴とする。このような素子試験装置1を用いて、半導体素子20の素子試験を行うことにより、半導体装置の高生産または低コスト化が実現する。【選択図】図1
請求項(抜粋):
半導体素子の電気的特性を評価する素子試験装置において、
前記半導体素子の第1の主電極が接するように前記半導体素子を載置する支持台と、
前記半導体素子の第2の主電極に接触する導電性樹脂と、
前記半導体素子の制御用電極に接触する、少なくとも一つの接触子と、
を有することを特徴とする素子試験装置。
IPC (1件):
FI (1件):
Fターム (11件):
2G003AA01
, 2G003AB01
, 2G003AB09
, 2G003AE09
, 2G003AG03
, 2G003AG07
, 2G003AG08
, 2G003AG12
, 2G003AH05
, 2G003AH07
, 2G003AH08
引用特許:
前のページに戻る