特許
J-GLOBAL ID:200903046960180203

ストアおよびロードミス命令を完了するための複数のポインタを備えるロード/ストアユニット

発明者:
出願人/特許権者:
代理人 (1件): 深見 久郎 (外3名)
公報種別:公表公報
出願番号(国際出願番号):特願平10-505960
公開番号(公開出願番号):特表2000-515277
出願日: 1996年07月16日
公開日(公表日): 2000年11月14日
要約:
【要約】リタイアの状態にない最も古い未処理の命令を識別する1対のポインタを受けるロード/ストアユニットを有するスーパースカラマイクロプロセッサが提供される。ロード/ストアユニットは、これらのポインタを、データキャッシュをミスするロード命令およびストア命令のリオーダバッファタグと比較する。関連の命令が、データキャッシュおよびメインメモリシステムにアクセスする前に一致を見つける必要がある。このポインタ-比較機構によって、データキャッシュをミスするロード命令およびストア命令のための順序決め機構が提供される。
請求項(抜粋):
ロードおよびストア命令を実行するよう構成されたロード/ストアユニットを含むスーパースカラマイクロプロセッサであって、前記ロード/ストアユニットが、さらに、最も古い未処理の命令を識別することができるポインタを受けるように構成されており、かつ前記ロード/ストアユニットが、ロードおよびストア型の未決の命令を記憶するよう構成されたロード/ストアバッファを含む、スーパースカラマイクロプロセッサ。
IPC (2件):
G06F 9/38 310 ,  G06F 9/38 330
FI (2件):
G06F 9/38 310 F ,  G06F 9/38 330 A
引用特許:
出願人引用 (3件)
  • メモリアクセス制御装置
    公報種別:公開公報   出願番号:特願平5-034302   出願人:沖電気工業株式会社
  • データ処理システム
    公報種別:公開公報   出願番号:特願平5-269218   出願人:インターナショナル・ビジネス・マシーンズ・コーポレイション
  • 特開平3-201130
審査官引用 (1件)

前のページに戻る