特許
J-GLOBAL ID:200903048721282781

逓倍回路

発明者:
出願人/特許権者:
代理人 (1件): 鈴木 章夫
公報種別:公開公報
出願番号(国際出願番号):特願平7-228571
公開番号(公開出願番号):特開平9-055627
出願日: 1995年08月14日
公開日(公表日): 1997年02月25日
要約:
【要約】【課題】 差動出力アンプ回路と乗算器で構成される逓倍回路では、出力される正転側出力と反転側出力とで直流オフセット値が相違し、入力バイアス回路等が必要となり、回路規模が大型化される。【解決手段】 入力信号を位相差が90°の2つの信号に変換する90°位相差信号出力回路1と、変換された位相差が90°の2つの信号をそれぞれ増幅し、かつ差動信号を出力する2つの差動出力アンプ回路2A,2Bと、2つの差動出力アンプ回路から出力される位相差が90°の2つの差動信号を乗算する乗算器3とで構成される。出力信号VO+とVO-の直流オフセットがなくなり、入力バイアス回路が不要となり、回路規模が縮小され、消費電力が低減される。
請求項(抜粋):
入力信号を位相差が90°の2つの信号に変換する90°位相差信号出力回路と、変換された位相差が90°の2つの信号をそれぞれ増幅し、かつそれぞれの差動信号を出力する2つの差動出力アンプ回路と、前記2つの差動出力アンプ回路から出力される位相差が90°の2つの差動信号を乗算する乗算器を備えることを特徴とする逓倍回路。
IPC (4件):
H03B 19/14 ,  G06G 7/161 ,  H03D 7/12 ,  H03H 7/18
FI (4件):
H03B 19/14 ,  G06G 7/161 D ,  H03D 7/12 Z ,  H03H 7/18 Z
引用特許:
審査官引用 (1件)
  • 逓倍回路
    公報種別:公開公報   出願番号:特願平6-251859   出願人:日本電信電話株式会社

前のページに戻る