特許
J-GLOBAL ID:200903049865559024

薄膜トランジスタ表示板とこれを含む液晶表示装置及びその製造方法

発明者:
出願人/特許権者:
代理人 (1件): 特許業務法人共生国際特許事務所
公報種別:公開公報
出願番号(国際出願番号):特願2006-008973
公開番号(公開出願番号):特開2006-201775
出願日: 2006年01月17日
公開日(公表日): 2006年08月03日
要約:
【課題】視認性を安定的に確保し、且つ、開口率を高めて画素不良防止することができる薄膜トランジスタ表示板及びこれを含む液晶表示装置を提供する。【解決手段】本発明のよる薄膜トランジスタ表示板は基板と、基板上に形成されて第1方向に伸びるゲート線と、データ線と分離されて第2方向に伸びる容量電極と、ゲート線と交差するデータ線と、ゲート線及びデータ線と連結されて、ドレイン電極を有する薄膜トランジスタと、容量電極と重なってドレイン電極と連結される結合電極と、ドレイン電極と連結される少なくとも一つの第1副画素電極と、容量電極と連結されて第1副画素電極と間隙を置いて離れている第2副画素電極を有する画素電極とを含んで成る。間隙は容量電極或いは結合電極と重なる。【選択図】図1
請求項(抜粋):
基板と; 前記基板上に形成されて、第1方向に伸びているゲート線と; 前記ゲート線から分離されて、前記第2方向に伸びている容量電極と; 前記ゲート線と絶縁されて交差するデータ線と; 前記ゲート線及び前記データ線と連結されており、ドレイン電極を有する薄膜トランジスタと; 前記容量電極と重なり、前記ドレイン電極と連結される結合電極と; 前記ドレイン電極と連結される少なくとも一つの第1副画素電極及び前記容量電極と連結される第2副画素電極を有する画素電極とを含み、 前記容量電極又は前記結合電極は前記少なくとも一つの第1副画素電極と前記第2副画素電極を分ける間隙と重なることを特徴とする薄膜トランジスタ表示板。
IPC (3件):
G02F 1/134 ,  G02F 1/136 ,  G02F 1/139
FI (3件):
G02F1/1343 ,  G02F1/1368 ,  G02F1/139
Fターム (36件):
2H088GA02 ,  2H088HA02 ,  2H088HA04 ,  2H088HA08 ,  2H088JA10 ,  2H088LA03 ,  2H088MA01 ,  2H088MA07 ,  2H092GA13 ,  2H092GA15 ,  2H092GA17 ,  2H092GA21 ,  2H092GA25 ,  2H092GA26 ,  2H092GA29 ,  2H092GA30 ,  2H092GA33 ,  2H092GA34 ,  2H092GA42 ,  2H092HA03 ,  2H092HA12 ,  2H092HA18 ,  2H092HA24 ,  2H092HA28 ,  2H092JA24 ,  2H092JA42 ,  2H092JA46 ,  2H092JB13 ,  2H092JB22 ,  2H092JB31 ,  2H092JB68 ,  2H092JB69 ,  2H092JB79 ,  2H092NA01 ,  2H092NA07 ,  2H092QA09
引用特許:
審査官引用 (5件)
全件表示

前のページに戻る