特許
J-GLOBAL ID:200903050725725712

LSIレイアウト設計方法およびLSI

発明者:
出願人/特許権者:
代理人 (1件): 前田 弘 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平9-164525
公開番号(公開出願番号):特開平10-074842
出願日: 1997年06月20日
公開日(公表日): 1998年03月17日
要約:
【要約】【課題】 LSIレイアウト設計方法として、短い処理時間で、LSIのタイミング制約が確実に満たされるようにする。【解決手段】設計対象の回路を表すネットリストを入力し(S10)、このネットリストからタイミング制約に関係するフリップフロップ同士の接続情報を表すフリップフロップネットリストを生成する(S20)。このフリップフロップネットリストは、例えばフリップフロップを種としたクラスタリングによって生成される。生成されたフリップフロップネットリストに従って、各フリップフロップを配置するととともに、各フリップフロップに係わるセルを配置するフリップフロップ領域を決定する(S30)。各フリップフロップ領域内に、対応するフリップフロップに係わるセルを配置し(S40)、配置領域全体でセルの配置を改善する((S50)。
請求項(抜粋):
タイミング制約に関係する,フリップフロップ同士の接続関係を表すフリップフロップネットリストを生成し、このフリップフロップネットリストに従って各フリップフロップの配置位置を決めた上で、レイアウト設計を行うことを特徴とするLSIレイアウト設計方法。
IPC (4件):
H01L 21/82 ,  G06F 17/50 ,  H01L 27/04 ,  H01L 21/822
FI (3件):
H01L 21/82 W ,  G06F 15/60 658 A ,  H01L 27/04 D
引用特許:
審査官引用 (5件)
  • 特開平4-245672
  • タイミング制約設定方法
    公報種別:公開公報   出願番号:特願平4-013000   出願人:株式会社東芝
  • 特開平1-286081
全件表示

前のページに戻る