特許
J-GLOBAL ID:200903052225621239

表示装置

発明者:
出願人/特許権者:
代理人 (1件): 原 謙三
公報種別:公開公報
出願番号(国際出願番号):特願2001-153097
公開番号(公開出願番号):特開2002-278498
出願日: 2001年05月22日
公開日(公表日): 2002年09月27日
要約:
【要約】【課題】 選択線Gによって選択されている間に第1のアクティブ素子Q1によって信号線Sのデータをメモリ素子Mに取込み、そのメモリ素子Mの記憶内容に対応して電気光学素子を構成するアクティブ素子Q2が参照線Rの電圧VDDを有機EL素子62に印加することで、画素毎に記憶保持動作を行い、同一データの再書込みを行わないようにして、省電力化を図るようにした表示装置61において、多階調表示を実現するにあたって、配線数および消費電力を削減する。【解決手段】 前記メモリ素子Mを、表示すべき階調に対応したM1,M2とし、それに個別的に対応する第2のアクティブ素子Q31,Q32と、相互に等しいビット順位の素子Q31,Q32の制御入力端間に共通に引回され、択一的に選択されるビット選択線B1〜B6を設け、選択線Gの非選択期間にデータを書込み、選択期間にビット選択線B1〜B6をビットの重みの期間だけ選択する。
請求項(抜粋):
マトリクス状に区画された各領域に電気光学素子が配設され、前記各領域に設けられた第1のアクティブ素子を介して信号線からメモリ素子にデータを取込み、そのメモリ素子の出力で前記電気光学素子を表示駆動するようにした表示装置において、各電気光学素子に対応する前記メモリ素子を同一の信号線に対して複数個設け、前記各メモリ素子の一部または全部の出力によって前記電気光学素子を表示駆動することを特徴とする表示装置。
IPC (11件):
G09G 3/20 624 ,  G09G 3/20 611 ,  G09G 3/20 621 ,  G09G 3/20 631 ,  G09G 3/20 641 ,  G02F 1/133 550 ,  G02F 1/1362 ,  G09F 9/30 338 ,  G09F 9/30 365 ,  G09F 9/35 ,  G09G 3/36
FI (11件):
G09G 3/20 624 B ,  G09G 3/20 611 A ,  G09G 3/20 621 M ,  G09G 3/20 631 H ,  G09G 3/20 641 J ,  G02F 1/133 550 ,  G02F 1/1362 ,  G09F 9/30 338 ,  G09F 9/30 365 Z ,  G09F 9/35 ,  G09G 3/36
Fターム (55件):
2H092JA24 ,  2H092JB41 ,  2H092JB61 ,  2H092KB13 ,  2H092NA25 ,  2H092NA26 ,  2H092PA06 ,  2H093NC13 ,  2H093NC16 ,  2H093NC24 ,  2H093NC28 ,  2H093NC34 ,  2H093NC35 ,  2H093NC50 ,  2H093ND06 ,  2H093ND09 ,  2H093ND39 ,  2H093ND42 ,  2H093ND49 ,  5C006AA01 ,  5C006AA11 ,  5C006AF11 ,  5C006AF44 ,  5C006BB16 ,  5C006BC03 ,  5C006BC06 ,  5C006BC12 ,  5C006BC20 ,  5C006BC23 ,  5C006BF09 ,  5C006EB05 ,  5C006FA42 ,  5C006FA47 ,  5C006FA56 ,  5C080AA06 ,  5C080AA10 ,  5C080AA18 ,  5C080DD23 ,  5C080DD26 ,  5C080EE29 ,  5C080FF11 ,  5C080JJ02 ,  5C080JJ03 ,  5C080JJ04 ,  5C094AA22 ,  5C094AA45 ,  5C094AA54 ,  5C094BA03 ,  5C094BA09 ,  5C094BA29 ,  5C094BA43 ,  5C094DB04 ,  5C094EA04 ,  5C094EA07 ,  5C094EB02
引用特許:
審査官引用 (3件)

前のページに戻る