特許
J-GLOBAL ID:200903052280653689

デジタル信号処理システムのための差動インプット回路

発明者:
出願人/特許権者:
代理人 (1件): 佐々木 宗治 (外3名)
公報種別:公表公報
出願番号(国際出願番号):特願2000-569514
公開番号(公開出願番号):特表2002-524959
出願日: 1999年09月01日
公開日(公表日): 2002年08月06日
要約:
【要約】本発明は、デジタル変換されたインプット信号をしきい値と比較するためのA/D変換器(3)と結合された1つの評価装置(4)と、この評価装置(4)によって差動インプット(1)と次のように結合可能な電源、すなわちしきい値の方向に直流分を増加させまたは減少させるため、電流により差動インプット(1)を充電または放電させるように結合可能な電源(13、14、17、18)とを備える。
請求項(抜粋):
アナログ差動インプットとA/D変換器と、デジタル変換されたインプット信号の直流分を設定するための装置とを有するデジタル信号処理システムのための差動インプット回路において、 デジタル変換されたインプット信号の直流分をしきい値と比較するためのA/D変換器(3)と結合された1つの評価装置(4)と、この評価装置(4)によって差動インプット(1)と次のように結合可能な、すなわち直流分をしきい値の方向に増加または減少するために、差動インプット(1)に対し電流の充電または放電が行われるように結合可能な、少なくとも1つの電源(13、14、17、18)とを備えることを特徴とする、差動インプット回路。
IPC (3件):
H03M 1/12 ,  H03F 3/45 ,  H04N 5/16
FI (3件):
H03M 1/12 C ,  H03F 3/45 Z ,  H04N 5/16 A
Fターム (39件):
5C021PA03 ,  5C021PA13 ,  5C021PA17 ,  5C021PA31 ,  5C021PA63 ,  5C021PA67 ,  5C021PA85 ,  5C021PA93 ,  5C021RA06 ,  5C021RB03 ,  5C021SA11 ,  5C021XA01 ,  5C021XA48 ,  5C021YC01 ,  5J022AA01 ,  5J022BA03 ,  5J022CA07 ,  5J022CB03 ,  5J022CB04 ,  5J022CF04 ,  5J022CF07 ,  5J066AA01 ,  5J066AA12 ,  5J066CA00 ,  5J066FA09 ,  5J066HA09 ,  5J066HA25 ,  5J066HA29 ,  5J066HA38 ,  5J066KA05 ,  5J066KA21 ,  5J066KA34 ,  5J066KA42 ,  5J066MA02 ,  5J066ND01 ,  5J066ND22 ,  5J066ND23 ,  5J066PD02 ,  5J066TA01
引用特許:
出願人引用 (5件)
  • クランプ回路
    公報種別:公開公報   出願番号:特願平3-210832   出願人:富士通株式会社, 富士通ヴイエルエスアイ株式会社
  • 特開昭61-058324
  • アナログディジタル変換器
    公報種別:公開公報   出願番号:特願平4-259346   出願人:日本電気株式会社
全件表示
審査官引用 (5件)
  • クランプ回路
    公報種別:公開公報   出願番号:特願平3-210832   出願人:富士通株式会社, 富士通ヴイエルエスアイ株式会社
  • 特開昭61-058324
  • アナログディジタル変換器
    公報種別:公開公報   出願番号:特願平4-259346   出願人:日本電気株式会社
全件表示

前のページに戻る