特許
J-GLOBAL ID:200903052346361943

制御回路

発明者:
出願人/特許権者:
代理人 (1件): 須山 佐一
公報種別:公開公報
出願番号(国際出願番号):特願平8-312428
公開番号(公開出願番号):特開平10-154915
出願日: 1996年11月22日
公開日(公表日): 1998年06月09日
要約:
【要約】【課題】 指数関数出力を得ようとしたときに発生する諸問題を改善した制御回路を提供する。【解決手段】 トランジスタ対Q11,Q12のベース間電圧差ΔVbを入力する。ベース間電圧差ΔVb=0の出力に対してS字状の入出力特性を示すので、指数近似特性としては使えない。そこで、ベース間電圧差ΔVb=0の出力点に対して点対称であることを利用し、特性の半分の領域であるベース間電圧差ΔVbが、ΔVb≦0部分、図1(a)の斜線部分のみの入出力特性を利用することで非常に良好な特性を得ることができる。
請求項(抜粋):
エミッタ結合差動トランジスタ対の入出力特性において、前記差動トランジスタ対のベース間電圧差ΔVbが、ΔVb≦0(またはΔVb≧0)の指数近似動作領域を、制御領域として制御してなることを特徴とする制御回路。
IPC (2件):
H03G 11/08 ,  H03F 3/45
FI (2件):
H03G 11/08 ,  H03F 3/45 Z
引用特許:
審査官引用 (4件)
  • 特開昭49-095557
  • 特開昭55-033329
  • 特開昭58-057807
全件表示

前のページに戻る