特許
J-GLOBAL ID:200903053300946765

入力バッファ回路

発明者:
出願人/特許権者:
代理人 (1件): 及川 泰嘉 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願2001-363826
公開番号(公開出願番号):特開2003-168965
出願日: 2001年11月29日
公開日(公表日): 2003年06月13日
要約:
【要約】【課題】プロセス変動が大きくなった時にも、それに伴いハイレベルおよびローレベルを決める閾値電圧の変動が大きくならないようにした入力バッファ回路を提供することである。【解決手段】入力バッファ回路において、前段の回路をそれぞれ論理閾値電圧の異なる回路とし、前記回路の出力をそれぞれ後段の直列接続したP型MOSトランジスタとN型MOSトランジスタのゲートへ接続し、前記後段の論理閾値電圧が前記前段の両回路の異なる論理閾値電圧の間になるように設定すること。
請求項(抜粋):
前段の回路をそれぞれ論理閾値電圧の異なる回路とし、前記回路の出力をそれぞれ後段の直列接続したP型MOSトランジスタとN型MOSトランジスタのゲートへ接続し、前記後段の論理閾値電圧が前記前段の両回路の異なる論理閾値電圧の間になるように設定することを特徴とする入力バッファ回路。
IPC (3件):
H03K 19/0175 ,  H01L 21/8238 ,  H01L 27/092
FI (2件):
H03K 19/00 101 K ,  H01L 27/08 321 D
Fターム (15件):
5F048AB03 ,  5F048AB04 ,  5F048AB05 ,  5F048AB06 ,  5F048AC03 ,  5F048BB14 ,  5J056AA01 ,  5J056BB37 ,  5J056BB38 ,  5J056DD13 ,  5J056DD29 ,  5J056DD44 ,  5J056FF08 ,  5J056GG09 ,  5J056KK03
引用特許:
審査官引用 (2件)
  • 特開平2-159114
  • 出力バッファ回路
    公報種別:公開公報   出願番号:特願平4-013111   出願人:オリンパス光学工業株式会社

前のページに戻る