特許
J-GLOBAL ID:200903053456778170

アクティブマトリクス型表示装置

発明者:
出願人/特許権者:
代理人 (1件): 須藤 克彦 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願2001-310626
公開番号(公開出願番号):特開2002-207442
出願日: 2001年10月05日
公開日(公表日): 2002年07月26日
要約:
【要約】【課題】 アクティブマトリクス型表示装置の低消費電力化と同時に回路の高精細化を図る。【解決手段】 各画素毎に映像信号を保持する保持回路110を配置し、通常動作モードとメモリ動作モードを切り換えて表示する。保持回路110に駆動電圧、参照電圧を供給する電源線を隣接する2行で共有することによって、各行毎に電源線を配置するのに比較して電源線を半数に削減し、回路配置のスペース効率を向上し、保持回路110の回路面積を縮小する。保持回路110を縮小することで画素サイズを縮小し、高精細化できる。
請求項(抜粋):
行列状に配置された複数の画素電極、前記画素電極に対応して配置された複数の保持回路、前記保持回路に所定の電圧を供給する電源線を備え、前記保持回路が保持するデータに応じた電圧が前記画素電極に供給されて表示を行うアクティブマトリクス型表示装置において、前記電源線は、行列いずれか一方向に延在し、前記一方向に並ぶ画素電極に対応する保持回路で共用されるとともに、行列いずれかの他方向に隣接する画素電極に対応する保持回路で共用されていることを特徴とするアクティブマトリクス型表示装置。
IPC (6件):
G09F 9/30 330 ,  G09F 9/30 338 ,  G02F 1/133 550 ,  G02F 1/1345 ,  G02F 1/1368 ,  H01L 29/786
FI (6件):
G09F 9/30 330 Z ,  G09F 9/30 338 ,  G02F 1/133 550 ,  G02F 1/1345 ,  G02F 1/1368 ,  H01L 29/78 614
Fターム (42件):
2H092JA24 ,  2H092JA34 ,  2H092JA37 ,  2H092JA41 ,  2H092JB22 ,  2H092JB31 ,  2H092NA07 ,  2H092PA06 ,  2H093NA51 ,  2H093NC01 ,  2H093NC09 ,  2H093NC11 ,  2H093NC16 ,  2H093NC22 ,  2H093NC28 ,  2H093ND01 ,  2H093ND06 ,  2H093ND42 ,  2H093ND54 ,  5C094AA05 ,  5C094AA45 ,  5C094BA03 ,  5C094CA19 ,  5C094DA14 ,  5C094DB03 ,  5C094DB04 ,  5C094EA04 ,  5C094EA07 ,  5F110AA04 ,  5F110AA09 ,  5F110AA30 ,  5F110BB02 ,  5F110BB04 ,  5F110BB05 ,  5F110BB07 ,  5F110CC02 ,  5F110DD02 ,  5F110GG02 ,  5F110GG13 ,  5F110HL03 ,  5F110HM19 ,  5F110NN73
引用特許:
審査官引用 (5件)
全件表示

前のページに戻る