特許
J-GLOBAL ID:200903053885806912

第1および第2ステ-ジ用の簡略化セル検索方式

発明者:
出願人/特許権者:
代理人 (1件): 浅村 皓 (外3名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-295289
公開番号(公開出願番号):特開2000-124836
出願日: 1999年10月18日
公開日(公表日): 2000年04月28日
要約:
【要約】【課題】 WCDMA用の簡略化したセル検索方式を提供する。【解決手段】 本発明の信号検出回路は、入力信号(111)から第1タップ信号を発生するN個のタップ(142-146)を有する第1シリアル回路を含む。第1論理回路(130,132,134,148)が、複数の第1タップ信号と、N個の予め定められた信号の1つおよびN個の予め定められた信号の補数を受信するようにつながれて、第1出力信号を発生する。第2シリアル回路は、第1出力信号から、対応する複数の第2タップ信号を発生するように配置されたM個のタップ(150,172-184)を有する。ここにおいて、N/Mの比は4よりも大きくない。第2論理回路(186)が複数の第2タップ信号の各々の真および補数のうちの1つを受信するようにつながれて、第2出力信号(188)を発生する。
請求項(抜粋):
信号検出用の回路であって、各群がN個の論理信号を有するM群の第1シーケンスを発生するように配置された第1回路であって、第1の複数のM群の各々が予め定められたシーケンスを有しており、またここにおいて、第2の複数のM群の各々が前記予め定められたシーケンスの補数である第1回路、論理信号の第2シーケンスを発生するように配置された第2回路であって、論理信号の前記第2シーケンスの数がMとNの積に等しい第2回路、および前記第1および第2シーケンスを受信するようにつながれた第3回路であって、前記第1および第2シーケンスに応答して一致信号を発生する第3回路、を含む回路。
IPC (2件):
H04B 1/707 ,  H04Q 7/22
FI (2件):
H04J 13/00 D ,  H04B 7/26 107
引用特許:
審査官引用 (4件)
全件表示
引用文献:
審査官引用 (1件)
  • Self Evaluation Report on JapanOs Proposal for Candidate Radio Transmission Technology on IMT-2000 :

前のページに戻る