特許
J-GLOBAL ID:200903053901565351

スイッチングレギュレータのプリドライバ回路

発明者:
出願人/特許権者:
代理人 (1件): 坂上 正明
公報種別:公開公報
出願番号(国際出願番号):特願2000-166210
公開番号(公開出願番号):特開2001-345689
出願日: 2000年06月02日
公開日(公表日): 2001年12月14日
要約:
【要約】【課題】 高効率かつ低スイッチングノイズのスイッチングレギュレータのプリドライバ回路の提供。【解決手段】 プリドライバ回路内部に外部信号により制御されるスイッチ回路を設け、出力電圧の立上がり時間及び立ち下がり時間を、設定された一定時間範囲内に収まるようにスイッチ回路を制御する。
請求項(抜粋):
スイッチング素子を駆動する回路を有するスイッチングレギュレータにおいて、前記スイッチング素子を駆動する回路は少なくともP-chMOSトランジスタとN-chMOSトランジスタとから成るCMOSインバータ回路と、外部信号により制御されるスイッチ回路と、前記スイッチ回路により制御されるP-chMOSトランジスタとN-chMOSトランジスタを有し、前記外部信号によって前記スイッチ回路により制御されるP-chMOSトランジスタとN-chMOSトランジスタは、前記外部信号によりOFF状態または、前記外部信号によって前記スイッチ回路により制御されるP-chMOSトランジスタのゲート、ドレイン、ソースがそれぞれ前記CMOSインバータを構成するP-chMOSトランジスタのゲート、ドレイン、ソースに接続されかつ、前記外部信号によって前記スイッチ回路により制御されるN-chMOSトランジスタのゲート、ドレイン、ソースがそれぞれ前記CMOSインバータを構成するN-chMOSトランジスタのゲート、ソース、ドレインに接続される状態に制御することで、スイッチング素子を駆動することを特徴とするスイッチングレギュレータのプリドライバ回路。
IPC (3件):
H03K 17/16 ,  H02M 3/00 ,  H03K 19/0175
FI (3件):
H03K 17/16 H ,  H02M 3/00 S ,  H03K 19/00 101 F
Fターム (37件):
5H730AA10 ,  5H730AA14 ,  5H730BB57 ,  5H730DD04 ,  5H730DD28 ,  5H730DD32 ,  5H730FD01 ,  5H730FD61 ,  5H730FF06 ,  5J055AX25 ,  5J055AX54 ,  5J055AX66 ,  5J055BX16 ,  5J055CX22 ,  5J055DX22 ,  5J055DX56 ,  5J055DX72 ,  5J055DX83 ,  5J055EX07 ,  5J055EX21 ,  5J055EY21 ,  5J055EZ00 ,  5J055EZ07 ,  5J055FX12 ,  5J055FX17 ,  5J055FX35 ,  5J055GX01 ,  5J055GX03 ,  5J056AA05 ,  5J056BB24 ,  5J056CC00 ,  5J056DD13 ,  5J056DD29 ,  5J056EE15 ,  5J056FF08 ,  5J056GG07 ,  5J056KK00
引用特許:
審査官引用 (3件)

前のページに戻る