特許
J-GLOBAL ID:200903054801437352

ディジタル信号の処理装置

発明者:
出願人/特許権者:
代理人 (1件): 岩橋 文雄 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-219725
公開番号(公開出願番号):特開2001-045422
出願日: 1999年08月03日
公開日(公表日): 2001年02月16日
要約:
【要約】【課題】 同一の回路構成で記録ヘッド数の異なるシステムに対応する。【解決手段】 記録ヘッドの数に反比例した回転数でドラムシリンダを回転させ、ドラムシリンダの回転数に対応したトラック番号毎に、フォーマットメモリ6を参照しながらバッファーメモリ1よりデータを読み出し、シンクブロック毎にレート変換メモリ7に書きこみ、ドラムシリンダの回転数に比例した周波数でレート変換メモリ7より読み出す。これにより、回転数(記録ヘッド数)の異なるシステムにも対応可能となる。
請求項(抜粋):
1チャンネル当たり同一レートを有するN(Nは自然数)個のセクターで構成されていて、1セクター当たりaビットのディジタルデータを有するK(Kは2以上の整数)チャンネルのディジタルデータを書きこむバッファーメモリと、前記バッファーメモリを(N×K)個の領域に分割し、前記チャンネルと前記セクタを前記メモリの領域に対応づけて、前記Kチャンネルのディジタルデータを書きこむメモリの書きこみ制御手段と、前記バッファーメモリから読み出したディジタルデータを記録するドラムシリンダに配置されたL個(Lは自然数)の記録ヘッドと、前記ドラムシリンダの回転数を前記記録ヘッド数Lに反比例した回転数とするドラムシリンダの制御手段と、前記記録ヘッドの回転周期に対応して、各記録ヘッドが記録すべきトラック番号を発生するトラック番号生成手段と、前記トラック番号生成手段により発生された各記録ヘッドのトラック番号と前記バッファーメモリの(N×K)の領域との対応表を記憶しておくフォーマットメモリと、前記フォーマットメモリを参照にして、前記バッファーメモリに格納されているディジタルデータをL個の領域毎に読み出していくメモリの読み出し手段と、前記バッファーメモリより読み出されたディジタルデータを所定ビット毎に格納しておくK個のレート変換メモリと、前記K個のレート変換メモリに格納されたディジタルデータをL個毎に切り替えて、ドラムシリンダの回転数に比例した記録クロックで読み出すレート変換メモリの制御手段とを備えたディジタル信号の処理装置。
IPC (2件):
H04N 5/7826 ,  H04N 5/92
FI (2件):
H04N 5/782 D ,  H04N 5/92 C
Fターム (11件):
5C018CA01 ,  5C018CA05 ,  5C018DA07 ,  5C053GA16 ,  5C053GB01 ,  5C053GB17 ,  5C053GB40 ,  5C053HA33 ,  5C053KA01 ,  5C053LA06 ,  5C053LA07
引用特許:
出願人引用 (5件)
全件表示

前のページに戻る