特許
J-GLOBAL ID:200903054830923495

データ通信装置

発明者:
出願人/特許権者:
代理人 (1件): 佐藤 幸男 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平9-033077
公開番号(公開出願番号):特開平10-224371
出願日: 1997年01月31日
公開日(公表日): 1998年08月21日
要約:
【要約】【課題】 機能の変更や追加を容易に行うことのできる装置の実現する。【解決手段】 シーケンス制御部4は、バッファ回路1、ヘッダ変換回路2、DA翻訳部31、ヘッダ変換メモリ32、DA/SAチェック部33と共通バス5によって接続されている。シーケンス制御部4は、バッファ回路1で受信されたATMセル中に含まれる値を共通バス5を介して取り出し、そのセルが先頭セル、中間セル、最後のセルかに応じて、そのVPI、VCI、MIDの値を書き替えるシーケンスを制御する。
請求項(抜粋):
受信データを蓄積するバッファ回路と、前記受信データの宛先アドレスを任意の値に変換して送信するデータ変換部と、任意のデータの宛先アドレスに対する変換値を保持する変換データ保持部と、前記バッファ回路、データ変換部および変換データ保持部と共通バス接続され、前記バッファ回路で読み込んだ受信データに対する変換値を、前記変換データ保持部から得て、この値を前記データ変換部に与えるシーケンスの制御を行うシーケンス制御部とを備えたことを特徴とするデータ通信装置。
IPC (2件):
H04L 12/28 ,  H04Q 3/00
FI (2件):
H04L 11/20 E ,  H04Q 3/00
引用特許:
審査官引用 (3件)

前のページに戻る