特許
J-GLOBAL ID:200903057377567657
クロックおよび電源グリッドスタンダードセルを用いたASICデザイン
発明者:
,
,
,
出願人/特許権者:
代理人 (1件):
片寄 恭三
公報種別:公表公報
出願番号(国際出願番号):特願2008-547813
公開番号(公開出願番号):特表2009-521811
出願日: 2006年12月22日
公開日(公表日): 2009年06月04日
要約:
【解決手段】 ASICソフトウエアデザインツールを用いて配列および配線することができる集積または統合された電源およびクロックグリッド。集積されたグリッドは、電源レールとクロックラインを含む、3つのタイプのグリッドユニットを含む。電源レールおよびクロックラインは、種々のグリッドユニットセルにおいて種々の配向を含む。【選択図】 図4
請求項(抜粋):
複数のデザインセルから構成された回路であって、
第1および第2の配向のレールを有するクロックグリッドをともに形成するグリッドセルと、
回路を形成しかつクロックに結合された回路セルと、
を有する回路。
IPC (6件):
H01L 21/822
, H01L 27/04
, H03K 5/15
, H03K 19/177
, H01L 21/82
, G06F 17/50
FI (9件):
H01L27/04 A
, H03K5/15 P
, H03K19/177
, H01L27/04 D
, H01L21/82 B
, H01L21/82 L
, H01L21/82 C
, G06F17/50 658K
, G06F17/50 658V
Fターム (49件):
5B046AA08
, 5B046BA03
, 5F038AC03
, 5F038AC05
, 5F038AC14
, 5F038AC15
, 5F038BH10
, 5F038BH19
, 5F038CA03
, 5F038CA17
, 5F038CD02
, 5F038CD06
, 5F038CD08
, 5F038CD09
, 5F038CD12
, 5F038CD13
, 5F038CD14
, 5F038EZ09
, 5F038EZ20
, 5F064AA04
, 5F064AA06
, 5F064BB26
, 5F064CC09
, 5F064CC10
, 5F064CC12
, 5F064CC23
, 5F064DD02
, 5F064DD14
, 5F064DD34
, 5F064EE02
, 5F064EE13
, 5F064EE16
, 5F064EE22
, 5F064EE26
, 5F064EE27
, 5F064EE42
, 5F064EE43
, 5F064EE45
, 5F064EE47
, 5F064EE52
, 5F064EE54
, 5F064HH06
, 5F064HH12
, 5J039EE11
, 5J039KK00
, 5J039MM09
, 5J042BA03
, 5J042CA27
, 5J042DA06
引用特許:
審査官引用 (5件)
-
半導体装置
公報種別:公開公報
出願番号:特願2004-074332
出願人:松下電器産業株式会社
-
半導体装置の配線構造およびその設計方法
公報種別:公開公報
出願番号:特願2000-355495
出願人:株式会社東芝
-
特許第6370678号
-
特許第6397375号
-
特許第6467074号
全件表示
前のページに戻る