特許
J-GLOBAL ID:200903057678131714

画像形成装置

発明者:
出願人/特許権者:
代理人 (1件): 武 顕次郎
公報種別:公開公報
出願番号(国際出願番号):特願平9-247078
公開番号(公開出願番号):特開平11-069116
出願日: 1997年09月11日
公開日(公表日): 1999年03月09日
要約:
【要約】【課題】 記憶装置を2つの記憶部から構成し、異なる機能を割り当てて操作性と生産性を向上させることができる画像形成装置を提供する。【解決手段】 ディジタル信号に変換された画像信号を記憶する画像メモリ66と、この画像メモリ66への信号の入出力を制御するメモリコントローラ65とを有する画像形成装置において、前記画像メモリ66が、変換された画像信号を記憶する1次記憶装置706と、この1次記憶装置706に入力された画像信号を保存する2次記憶装置707とからなり、画像信号の保存要求があったときに、1次記憶装置706に入力された画像信号がすべて2次記憶装置707に保存できたかどうかをCPUで判定し、この判定の結果をデータ入力動作の要求元に通知する。
請求項(抜粋):
入力された信号を画像信号に変換し、変換された画像信号を顕像化して出力する手段と、ディジタル信号に変換された画像信号を記憶する手段と、この記憶する手段への信号の入出力を制御する手段とを有する画像形成装置において、前記記憶する手段が、変換された画像信号を記憶する第1の記憶部と、この第1の記憶部に入力された画像信号を保存する第2の記憶部とを含み、さらに、画像信号の保存要求があったときに、第1の記憶部に入力された画像信号がすべて第2の記憶部に保存できたかどうかを判定する手段と、この判定する手段による判定の結果をデータ入動作の要求元に通知する手段と、を備えていることを特徴とする画像形成装置。
IPC (4件):
H04N 1/21 ,  G03G 21/00 370 ,  H04N 1/00 ,  H04N 1/00 106
FI (4件):
H04N 1/21 ,  G03G 21/00 370 ,  H04N 1/00 C ,  H04N 1/00 106 B
引用特許:
審査官引用 (1件)
  • 画像処理装置
    公報種別:公開公報   出願番号:特願平4-040983   出願人:富士ゼロックス株式会社

前のページに戻る