特許
J-GLOBAL ID:200903057695029583

スイッチ装置

発明者:
出願人/特許権者:
代理人 (1件): 大胡 典夫 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-039854
公開番号(公開出願番号):特開2000-244299
出願日: 1999年02月18日
公開日(公表日): 2000年09月08日
要約:
【要約】【課題】 トンネル電流の発生を防止する。【解決手段】 入力端子1に入力電圧が供給されるとき、第2の制御端子5にローレベルが供給され、MOSトランジスタM1とM2はオンし、コンデンサCに入力電圧の電荷を蓄積する。このとき、帰還回路31は不動作状態となっている。入力端子1に入力電圧が供給されなくなった時、第2の制御端子5にハイレベルが供給され、MOSトランジスタM1とM2はオフし、帰還回路31は動作状態になる。この結果、 MOSトランジスタM1およびM2のゲート、ソース、ドレイン電圧は、帰還回路31を介してほぼ同電位となり、トンネル電流は発生しない。
請求項(抜粋):
第1の電極が入力端子に接続され、第2の電極が出力端子に接続された第1のMOSトランジスタと、第1の電極が前記入力端子に接続され、第2の電極が前記出力端子に接続された前記第1のMOSトランジスタと異なるチャンネルの第2のMOSトランジスタと、前記第1および第2のMOSトランジスタの動作を制御するために前記入力端子に接続された制御端子と、一方の端子が前記第1のMOSトランジスタのゲートに接続され、他方の端子が第1の電圧源に接続された第1のスイッチ回路と、一方の端子が前記第1のMOSトランジスタのゲートに接続され、他方の端子が前記制御端子に接続された第2のスイッチ回路と、一方の端子が前記第2のMOSトランジスタのゲートに接続され、他方の端子が第2の電圧源に接続された第3のスイッチ回路と、一方の端子が前記第2のMOSトランジスタのゲートに接続され、他方の端子が前記制御端子に接続された第4のスイッチ回路と、前記出力端子に接続されたコンデンサと、前記出力端子に接続され、前記第1および第2のMOSトランジスタがオフの場合に動作する帰還回路を具備したことを特徴とするスイッチ装置。
Fターム (18件):
5J055AX28 ,  5J055AX56 ,  5J055BX17 ,  5J055DX13 ,  5J055DX14 ,  5J055DX22 ,  5J055DX42 ,  5J055DX55 ,  5J055DX73 ,  5J055DX83 ,  5J055EY10 ,  5J055EY21 ,  5J055EZ07 ,  5J055EZ09 ,  5J055EZ12 ,  5J055FX01 ,  5J055FX07 ,  5J055GX01
引用特許:
出願人引用 (1件) 審査官引用 (1件)

前のページに戻る