特許
J-GLOBAL ID:200903057913829066

スルーレート調整回路

発明者:
出願人/特許権者:
代理人 (1件): 高橋 友二
公報種別:公開公報
出願番号(国際出願番号):特願平5-158059
公開番号(公開出願番号):特開平6-350422
出願日: 1993年06月04日
公開日(公表日): 1994年12月22日
要約:
【要約】【目的】 論理回路の出力のスルーレートを調整するスルーレート調整回路を提供することを目的とする。【構成】 論理回路内部に容量の異なる複数の容量性負荷とこれらから1つの容量性負荷を選択して波形出力部に接続するセレクタを設ける。または、抵抗値の異なる複数の抵抗部品とこれらから1つの抵抗部品を選択して波形出力部に接続するセレクタを設ける。さらに双方を設ける。
請求項(抜粋):
論理回路内部に、容量の異なる複数の容量性負荷とこれらの容量性負荷から1つの容量性負荷を選択して該論理回路の出力部に接続するセレクタを備え、論理回路内部で出力部の時定数の容量性成分を変えて該論理回路のスルーレートを調整するスルーレート調整回路。
IPC (3件):
H03K 17/16 ,  H03K 19/0175 ,  H03K 5/12
引用特許:
審査官引用 (2件)
  • 半導体集積回路
    公報種別:公開公報   出願番号:特願平3-306512   出願人:川崎製鉄株式会社
  • 特開平2-268523

前のページに戻る