特許
J-GLOBAL ID:200903057967959291

スイッチ用基板の導電パターン形成方法

発明者:
出願人/特許権者:
代理人 (1件): 熊谷 隆 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平10-366390
公開番号(公開出願番号):特開2000-188033
出願日: 1998年12月24日
公開日(公表日): 2000年07月04日
要約:
【要約】【課題】 導電パターンを容易に精度良く形成することができるスイッチ用基板の導電パターン形成方法を提供すること。【解決手段】 基板10の表面に所望のパターン11を形成する工程と、パターン11のパターン除去部分Aをレーザカット又は機械的カットすることで導電パターン14,18を形成する工程とによってロータリーエンコーダ用基板1の導電パターン14,18等を形成する。
請求項(抜粋):
基板上に導電パターンを形成してなるスイッチ用基板の導電パターン形成方法において、基板の表面に所望のパターンを形成する工程と、該パターンを所望の形状にカットすることで導電パターンを形成する工程と、を具備することを特徴とするスイッチ用基板の導電パターン形成方法。
IPC (6件):
H01H 11/04 ,  B23K 26/00 ,  B23K 26/00 320 ,  H01H 19/58 ,  H05K 1/16 ,  H05K 3/00
FI (7件):
H01H 11/04 G ,  B23K 26/00 H ,  B23K 26/00 320 Z ,  H01H 19/58 T ,  H05K 1/16 A ,  H05K 3/00 J ,  H05K 3/00 N
Fターム (23件):
4E068AE00 ,  4E068DA11 ,  4E351AA01 ,  4E351AA16 ,  4E351BB08 ,  4E351BB24 ,  4E351BB27 ,  4E351BB31 ,  4E351CC11 ,  4E351DD05 ,  4E351DD29 ,  4E351FF07 ,  4E351FF18 ,  4E351FF19 ,  4E351GG09 ,  4E351GG20 ,  5G019AA03 ,  5G019AF62 ,  5G019SK02 ,  5G023AA20 ,  5G023CA29 ,  5G023CA30 ,  5G023CA50
引用特許:
出願人引用 (10件)
  • 特開平2-170403
  • 特開平2-220314
  • 特開平2-216896
全件表示
審査官引用 (5件)
  • 特開昭63-043390
  • 特開平2-170403
  • 特開平2-220314
全件表示

前のページに戻る