特許
J-GLOBAL ID:200903059771100058

情報処理装置及びその方法

発明者:
出願人/特許権者:
代理人 (1件): 大塚 康徳 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願2000-049688
公開番号(公開出願番号):特開2001-237930
出願日: 2000年02月25日
公開日(公表日): 2001年08月31日
要約:
【要約】【課題】 各処理ブロックにおけるメモリにデータ量に応じて、その各処理ブロックに供給するクロック信号の周波数を変更して消費電力を抑える。【解決手段】 画像取り込みコントローラ1で取り込んだ画像に信号処理プロセッサ2によって画像処理を行い表示コントローラ3によって表示する装置において、画像取り込みコントローラ1は動作モードに応じて指定された解像度及びフレームレートで画像データを取り込み、表示コントローラ3は動作モードに応じて指定された解像度及びフレームレートで表示する。それぞれのコントローラは供給されるクロック信号に同期して動作し、各コントローラは処理済み或は処理対象のデータを記憶するFIFOを有しており、このFIFOのデータ量をクロック発生器に通知し、クロック発生器からそのデータ量に応じて周波数が変更されたクロック信号が入力される。
請求項(抜粋):
それぞれ周波数の異なる複数の周波数のクロック信号を発生するクロック発生源と、前記クロック発生源から出力される複数の周波数のクロック信号のいずれかを選択する選択手段と、それぞれが、前記選択手段により選択されたクロック発生源からのクロック信号により動作する複数の処理手段と、前記複数の処理手段のそれぞれにおける動作状態に応じて、前記選択手段による当該処理手段に対するクロック信号の選択を制御する選択制御手段と、を有することを特徴とする情報処理装置。
IPC (6件):
H04M 1/00 ,  H04B 7/26 ,  H04M 1/73 ,  H04M 11/00 302 ,  H04N 1/387 101 ,  H04N 7/14
FI (6件):
H04M 1/00 U ,  H04M 1/73 ,  H04M 11/00 302 ,  H04N 1/387 101 ,  H04N 7/14 ,  H04B 7/26 X
Fターム (30件):
5C064AA01 ,  5C064AB04 ,  5C064AC02 ,  5C064AC12 ,  5C064AD01 ,  5C064AD08 ,  5C064AD14 ,  5C076AA21 ,  5C076AA22 ,  5C076BA03 ,  5C076BA04 ,  5C076BA06 ,  5C076BB01 ,  5C076BB06 ,  5K027AA11 ,  5K027BB17 ,  5K027FF22 ,  5K027HH29 ,  5K067AA43 ,  5K067BB04 ,  5K067BB21 ,  5K067DD52 ,  5K067EE02 ,  5K067HH21 ,  5K067HH23 ,  5K067KK00 ,  5K101LL12 ,  5K101NN06 ,  5K101NN18 ,  5K101NN45
引用特許:
出願人引用 (5件)
全件表示
審査官引用 (5件)
全件表示

前のページに戻る