特許
J-GLOBAL ID:200903059825721665

多機能装置

発明者:
出願人/特許権者:
代理人 (1件): 井島 藤治 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-297749
公開番号(公開出願番号):特開2001-117745
出願日: 1999年10月20日
公開日(公表日): 2001年04月27日
要約:
【要約】【課題】 制御回路上のROM交換といった作業や各制御回路毎のインタフェースを必要とせずに、必要な制御回路のプログラムを効率良く確実に更新することが可能な多機能装置を提供する。【解決手段】 CPUと電気的書換可能メモリと通信手段とを備えた制御回路を複数有した多機能装置であって、主たる制御回路110は、外部の機器からの書き換えデータを受け、該書き換えデータによって書き換えを行うべき電気的書換可能メモリを備えた回路基板130,140,150へ配送する機能を備えた、ことを特徴とする。
請求項(抜粋):
CPUと電気的書換可能メモリと通信手段とを備えた制御回路を複数有した多機能装置であって、主たる制御回路は、外部の機器からの書き換えデータを受け、該書き換えデータによって書き換えを行うべき電気的書換可能メモリを備えた制御回路へ配送する機能を備えた、ことを特徴とする多機能装置。
IPC (3件):
G06F 3/12 ,  G03G 21/00 370 ,  H04N 1/00
FI (4件):
G06F 3/12 K ,  G06F 3/12 A ,  G03G 21/00 370 ,  H04N 1/00 E
Fターム (21件):
2H027EE07 ,  2H027EE08 ,  2H027EE10 ,  5B021AA01 ,  5B021AA02 ,  5B021AA19 ,  5B021BB04 ,  5B021CC06 ,  5B021NN00 ,  5C062AB41 ,  5C062AB44 ,  5C062AB53 ,  5C062AC22 ,  5C062AC34 ,  5C062AE16 ,  9A001BB03 ,  9A001BB04 ,  9A001DD15 ,  9A001HH34 ,  9A001KK42 ,  9A001LL09
引用特許:
審査官引用 (3件)

前のページに戻る