特許
J-GLOBAL ID:200903060151416207
電荷結合素子の信号処理装置
発明者:
出願人/特許権者:
代理人 (1件):
加藤 朝道
公報種別:公開公報
出願番号(国際出願番号):特願平10-309583
公開番号(公開出願番号):特開2000-138866
出願日: 1998年10月30日
公開日(公表日): 2000年05月16日
要約:
【要約】【課題】複数のCCD駆動周波数に対して、駆動周波数に対応させてディレイラインの遅延時間を変更可能とする電荷結合素子の信号処理回路の提供。【解決手段】反射遅延差雑音除去回路(RDS回路)において、予め異なった遅延時間をもつ複数のディレイラインか、或いは、複数の遅延時間出力を持つディレイラインを備え、遅延時間切り替えスイッチ回路により、CCD駆動周波数に応じて有効信号期間とフィードスルー期間が重なるようにディレイラインの遅延時間を切り替える。
請求項(抜粋):
電荷結合素子からの信号と該信号を遅延回路により反射遅延させた信号とを加算した信号をサンプリングする反射型遅延差雑音除去回路において、互いに異なる遅延時間を有する複数の遅延回路と、前記複数の遅延回路のうちから前記電荷結合素子の駆動周波数に応じて最適な遅延時間の遅延回路を一つ選択する切替手段と、を備えたことを特徴とする電荷結合素子の信号処理装置。
IPC (2件):
FI (2件):
H04N 5/335 P
, H04N 5/217
Fターム (15件):
5C021PA42
, 5C021PA62
, 5C021PA92
, 5C021SA25
, 5C021XC02
, 5C021YA03
, 5C024CA05
, 5C024FA01
, 5C024FA11
, 5C024GA11
, 5C024HA01
, 5C024HA06
, 5C024HA09
, 5C024HA17
, 5C024JA32
引用特許:
前のページに戻る