特許
J-GLOBAL ID:200903061220262949

受信装置および受信タイミング検出方法

発明者:
出願人/特許権者:
代理人 (1件): 鷲田 公一
公報種別:公開公報
出願番号(国際出願番号):特願2002-200302
公開番号(公開出願番号):特開2004-048177
出願日: 2002年07月09日
公開日(公表日): 2004年02月12日
要約:
【課題】AGC制御およびタイミング同期検出を正常に行うとともに、消費電力の低減を図ること。【解決手段】閾値比較部120は、所定の周期で受信レベルと所定の閾値とを比較し、比較の結果をスタート信号生成部130へ出力する。スタート信号生成部130は、閾値比較部120の比較結果として、受信レベルが所定の閾値より大きい場合に、AGC制御およびタイミング同期検出の動作を開始させるためのAGC制御スタート信号およびタイミング同期検出スタート信号をそれぞれ生成し、AGC制御部140およびタイミング同期検出部150へ出力する。AGC制御部140は、AGC制御スタート信号に応じてAGC制御を開始し、自動利得制御を行う。タイミング同期検出部150は、タイミング同期検出スタート信号に応じてタイミング同期検出を開始する。【選択図】 図1
請求項(抜粋):
受信信号の受信レベルに基づいて雑音区間から信号伝送区間への変化点を示すエッジを検出するエッジ検出手段と、 エッジが検出された場合に、受信信号の自動利得制御を開始する自動利得制御手段と、 エッジが検出された場合に、受信信号の同期検出を開始する同期検出手段と、 を有することを特徴とする受信装置。
IPC (2件):
H03G3/20 ,  H03G3/30
FI (2件):
H03G3/20 D ,  H03G3/30 B
Fターム (6件):
5J100JA01 ,  5J100KA05 ,  5J100LA00 ,  5J100LA09 ,  5J100LA12 ,  5J100SA02
引用特許:
審査官引用 (3件)

前のページに戻る