特許
J-GLOBAL ID:200903061712638898

PLL回路

発明者:
出願人/特許権者:
代理人 (1件): 堀 城之
公報種別:公開公報
出願番号(国際出願番号):特願平10-012015
公開番号(公開出願番号):特開平11-195982
出願日: 1998年01月06日
公開日(公表日): 1999年07月21日
要約:
【要約】【課題】 大幅に回路規模が増加したり、外部からの制御信号等が供給される端子の増加を伴うことなく、高速ロック特性且つ低ジッタ特性を同時に有するPLL回路を提供する。【解決手段】 第1の比較手段によって電圧制御発振手段の発振出力と基準信号との周波数/位相差を比較し、第1のチャージポンプは第1の比較手段による比較結果に基づいて時定数を充放電し、第1の比較回路を構成するフリップフロップの出力を増幅するバッファを有した第2の比較手段によって電圧制御発振手段の発振出力と基準信号との周波数/位相差を比較し、第2のチャージポンプは第2の比較手段による比較結果に基づいて時定数を充放電し、これら第2の比較手段は第1の比較手段の位相差-出力電圧特性より利得が高く、第2の比較手段は位相差-出力電圧特性に不感帯を有する場合に、第1の比較手段に不感帯を解消するための第1の遅延回路を挿入する。
請求項(抜粋):
電圧制御発振手段の発振出力と基準信号とに基づいて、時定数回路を介して前記電圧制御発振手段の周波数を制御する帰還回路から構成されるPLL回路であって、前記電圧制御発振手段の発振出力と前記基準信号との周波数/位相差を比較する第1の比較手段と、前記第1の比較手段による比較結果に基づいて前記時定数を充放電する第1のチャージポンプと、前記電圧制御発振手段の発振出力と前記基準信号との周波数/位相差を比較する第2の比較手段と、前記第2の比較手段による比較結果に基づいて前記時定数を充放電する第2のチャージポンプとを具備することを特徴とするPLL回路。
引用特許:
審査官引用 (2件)

前のページに戻る