特許
J-GLOBAL ID:200903062734483274
画像処理装置及び画像処理方法
発明者:
,
,
,
,
,
出願人/特許権者:
代理人 (4件):
大塚 康徳
, 高柳 司郎
, 大塚 康弘
, 木村 秀二
公報種別:公開公報
出願番号(国際出願番号):特願2003-422950
公開番号(公開出願番号):特開2004-220584
出願日: 2003年12月19日
公開日(公表日): 2004年08月05日
要約:
【課題】 CCD及びCISの双方に対応可能であり、各デバイスにより読み取った画像データのメモリへの格納、その格納したデータの読み出しを矩形領域単位に制御して、メモリ効率に優れた画像処理技術を提供する。【解決手段】 画像処理装置は、第1メモリ上に展開されている画像データに対し、主走査方向及び副走査方向に分割した矩形領域を設定するメモリ領域制御ユニットと、設定された矩形領域に対応し、矩形領域に対応する画像データを読み出すためのアドレス情報を生成するアドレス生成ユニットと、生成されたアドレス情報に従って、矩形領域に対応する画像データを読み出し、第2メモリにDMA転送するメモリ制御ユニットと、第2メモリを利用し、DMA転送されたデータに対して矩形領域単位に画像処理を実行する画像処理部とを備える。【選択図】 図1
請求項(抜粋):
第1メモリ上に展開されている画像データに対し、主走査方向及び副走査方向に分割した矩形領域を設定するメモリ領域制御手段と、
前記設定された矩形領域に対応し、当該矩形領域に対応する画像データを読み出すためのアドレス情報を生成するアドレス生成手段と、
前記生成されたアドレス情報に従って、前記矩形領域に対応する画像データを読み出し、第2メモリにDMA転送するメモリ制御手段と、
前記第2メモリを利用し、前記DMA転送されたデータに対して矩形領域単位に画像処理を実行する画像処理手段と、
を備えることを特徴とする画像処理装置。
IPC (2件):
FI (3件):
G06T1/60 450E
, G06T1/60 450G
, H04N1/387 101
Fターム (16件):
5B047AA01
, 5B047AB04
, 5B047BB02
, 5B047BC11
, 5B047BC23
, 5B047EA07
, 5B047EB06
, 5B047EB12
, 5B047EB15
, 5B047EB17
, 5C076AA21
, 5C076AA22
, 5C076AA37
, 5C076BA03
, 5C076BA04
, 5C076BA06
引用特許:
前のページに戻る